[发明专利]液晶显示器及其防止影像残留的方法有效

专利信息
申请号: 200810125497.4 申请日: 2005-02-28
公开(公告)号: CN101308305A 公开(公告)日: 2008-11-19
发明(设计)人: 镰田豪;笹林贵;上田一也;吉田秀史 申请(专利权)人: 富士通株式会社;友达光电股份有限公司
主分类号: G02F1/1362 分类号: G02F1/1362
代理公司: 隆天国际知识产权代理有限公司 代理人: 张龙哺
地址: 日本神奈*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种液晶显示器及其防止影像残留的方法。其中,该液晶显示器包括:第一和第二基板,彼此相对设置;液晶,密封在该第一和第二基板之间;栅极总线和数据总线,形成在该第一基板上;薄膜晶体管,连接至该栅极总线和该数据总线;多个子像素电极,形成在由该栅极总线和该数据总线所限定的像素区域中;控制电极,电容性耦接至该多个子像素电极中的至少一个,并且通过该薄膜晶体管从该数据总线施加显示电压到该控制电极;以及公共电极,形成在该第二基板上,并且与该第一基板上的该多个子像素电极相对,其中,该电容性耦接至该控制电极的子像素电极,通过电阻连接至与该薄膜晶体管连接的子像素电极。本发明可以防止影像残留。
搜索关键词: 液晶显示器 及其 防止 影像 残留 方法
【主权项】:
1.一种防止液晶显示器上影像残留的方法,该液晶显示器包括:第一和第二基板,彼此相对设置;液晶,密封在该第一和第二基板之间;栅极总线和数据总线,形成在该第一基板上;薄膜晶体管,连接至该栅极总线和该数据总线;多个子像素电极,形成在由该栅极总线和该数据总线所限定的像素区域中;控制电极,电容性耦接至该多个子像素电极中的至少一个,并且通过该薄膜晶体管从该数据总线施加显示电压到该控制电极;以及公共电极,形成在该第二基板上,并且与该第一基板上的该多个子像素电极相对,其中,假设相对于该公共电极的电势该数据总线的中心电势为Vddc,相对于该公共电极的电势该栅极总线的中心电势为Vgdc,该电容性耦接至该控制电极的子像素电极与该数据总线之间的电阻为RD,以及该电容性耦接至该控制电极的子像素电极与该栅极总线之间的电阻为RG,该方法包括设置该电容性耦接至该控制电极的子像素电极的位置和形状以满足Vddc-Vgdc×RD/RG 近似等于零的步骤。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社;友达光电股份有限公司,未经富士通株式会社;友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810125497.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top