[发明专利]一种灵活的子带重构宽带信道化装置有效
申请号: | 200810137472.6 | 申请日: | 2008-11-06 |
公开(公告)号: | CN101398480A | 公开(公告)日: | 2009-04-01 |
发明(设计)人: | 司锡才;朱晓;张文旭 | 申请(专利权)人: | 哈尔滨工程大学 |
主分类号: | G01S7/285 | 分类号: | G01S7/285 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 150001黑龙江省哈尔滨市南岗区南通*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供的是一种子带重构宽带信道化装置及子带重构宽带信道化方法。包括高速A/D1、FPGA I2、FPGA II3、DSP4和PLL时钟5;中频信号输入高速A/D1,高速A/D1输入FPGA I2,FPGA I2通过地址线和数据线与DSP4互连,FPGA I2与FPGA II3通过数据线互连,DSP4与FPGA II3通过地址线和数据线互连,FPGA II3连接PLL时钟5,PLL时钟5的输出连接高速A/D1。本发明的子带重构宽带信道化装置及信道化方法,当面对非合作信号时,即便信号中信道的个数,信道带宽,信道位置都是未知且时变的,也同样可以灵活地实现数字信道化接收。 | ||
搜索关键词: | 一种 灵活 子带重构 宽带 信道 化装 | ||
【主权项】:
1、一种子带重构宽带信道化装置,其特征是:包括高速A/D(1)、FPGA I(2)、FPGA II(3)、DSP(4)和PLL时钟(5);中频信号输入高速A/D(1),高速A/D(1)输入FPGA I(2),FPGA I(2)通过地址线和数据线与DSP(4)互连,FPGA I(2)与FPGA II(3)通过数据线互连,DSP(4)互连与FPGA II(3)通过地址线和数据线互连,FPGAII(3)连接PLL时钟(5),PLL时钟(5)的输出连接高速A/D(1)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工程大学,未经哈尔滨工程大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810137472.6/,转载请声明来源钻瓜专利网。