[发明专利]P波段射频宽开数字接收与测向一体机及测向方法有效

专利信息
申请号: 200810137589.4 申请日: 2008-11-21
公开(公告)号: CN101408608A 公开(公告)日: 2009-04-15
发明(设计)人: 张文旭;张春杰;蒋伊琳 申请(专利权)人: 哈尔滨工程大学
主分类号: G01S3/02 分类号: G01S3/02;G01S3/14;G01S3/46
代理公司: 哈尔滨市船大专利事务所 代理人: 刘淑华
地址: 150001黑龙江省哈尔滨*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供的是一种P波段射频宽开数字接收与测向一体机及侧向方法。组成包括高速A/D I1、高速A/D II2、参考时钟3、系统采样时钟4、FPGA5和DSP6;两路射频信号分别送入高速A/D I1和高速A/D II2,高速A/D I1和高速A/D II2通过LVDS接口与FPGA5相连,参考时钟3与系统采样时钟4相连,系统采样时钟4分别与高速A/D I1和高速A/D II2互连,FPGA5通过配置总线与系统采样时钟4相连,FPGA5通过数据线和地址线与DSP6互连。本发明利用高速A/D完成对射频信号的采样,无需复杂的模拟前端,减少了天线与A/D之间的模拟信号处理环节,同时将数字接收与测向结合于一体。
搜索关键词: 波段 射频 数字 接收 测向 一体机 方法
【主权项】:
1、一种P波段射频宽开数字接收与测向一体机,组成包括高速A/D I(1)、高速A/DII(2)、参考时钟(3)、系统采样时钟(4)、FPGA(5)和DSP(6);其特征是:两路射频信号分别送入高速A/D I(1)和高速A/D II(2),高速A/D I(1)和高速A/D II(2)通过LVDS接口与FPGA(5)相连,参考时钟(3)与系统采样时钟(4)相连,系统采样时钟(4)分别与高速A/D I(1)和高速A/DII(2)互连,FPGA(5)通过配置总线与系统采样时钟(4)相连,FPGA(5)通过数据线和地址线与DSP(6)互连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工程大学,未经哈尔滨工程大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810137589.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top