[发明专利]图像处理电路、显示装置以及印刷装置有效
申请号: | 200810145951.2 | 申请日: | 2008-08-14 |
公开(公告)号: | CN101369343A | 公开(公告)日: | 2009-02-18 |
发明(设计)人: | 小野义之;泽崎高;斋藤明 | 申请(专利权)人: | 精工爱普生株式会社 |
主分类号: | G06T1/20 | 分类号: | G06T1/20;G06T1/60;G09G5/00 |
代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 李贵亮 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种图像处理电路、显示装置及印刷装置,只在输入图像的描绘区域排列多个图形图像,且实施能从该描绘区域的一部分看到背景图像的阴影化处理。选择器(S1)在输入图像数据的像素值为“1”且对应的位置的图案比特值为“0”的情况下,将该像素值变换成0输出,除此以外的情况下直接输出该像素值。乘法器(MU0)按每个对应的位置将图案比特值和由选择器输出的像素值相乘。减法器(SU)将由选择器输出的像素值反相并输出。乘法器(MU1)将基于输入图像数据的图像的背景颜色信息的像素值和由减法器反相的像素值按每个对应的位置相乘。加法器(AD)将乘法器的乘法运算结果和乘法器的乘法运算结果按每个对应的位置相加,作为输出图像数据输出。 | ||
搜索关键词: | 图像 处理 电路 显示装置 以及 印刷 装置 | ||
【主权项】:
1.一种图像处理电路,具有:存储机构,其存储构成排列配置的多个图形图像的各像素的位置和其像素值;变换机构,其输入由包括0的2值来表现各位置的像素值的2值图像数据,在该2值图像数据所包含的像素值为0以外的值且在存储于所述存储机构的所述像素值中对应的位置的像素值为规定的值的情况下,将该2值图像数据所包含的像素值变换成0输出,在该2值图像数据所包含的像素值为0的情况下,以及在该2值图像数据所包含的像素值为0以外的值且在存储于所述存储机构的所述像素值中对应的位置的像素值为所述规定的值以外的值的情况下,原封不动地输出该2值图像所包含的像素值;第1乘法运算机构,其将存储于所述存储机构的各位置的像素值和由所述变换机构输出的各位置的像素值分别按每个对应的所述位置相乘;反相机构,其将由所述变换机构输出的各位置的像素值反相;第2乘法运算机构,其将所述2值图像数据所包含的各位置的像素值或成为基于该2值图像数据的图像的背景的背景图像数据所包含的各位置的像素值、和由所述反相机构反相的像素值,分别按每个对应的所述位置相乘;和加法运算机构,其将所述第1乘法运算机构的乘法运算结果和所述第2乘法运算机构的乘法运算结果,分别按每个对应的所述位置相加,并作为输出图像数据输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于精工爱普生株式会社,未经精工爱普生株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810145951.2/,转载请声明来源钻瓜专利网。
- 上一篇:相位比较电路及使用该相位比较电路的PLL频率合成器
- 下一篇:相变化内存
- 彩色图像和单色图像的图像处理
- 图像编码/图像解码方法以及图像编码/图像解码装置
- 图像处理装置、图像形成装置、图像读取装置、图像处理方法
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序以及图像解码程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序、以及图像解码程序
- 图像形成设备、图像形成系统和图像形成方法
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序