[发明专利]基于VC的ADO技术高速并行通信系统及其工作方法无效

专利信息
申请号: 200810154724.6 申请日: 2008-12-30
公开(公告)号: CN101498920A 公开(公告)日: 2009-08-05
发明(设计)人: 魏克新;孙强;郭志强 申请(专利权)人: 天津理工大学
主分类号: G05B19/048 分类号: G05B19/048
代理公司: 暂无信息 代理人: 暂无信息
地址: 300384天津市南开区*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种基于VC的ADO技术高速并行通信系统及其工作方法,其特征在于:它是由同步采样与滤波电路、直流稳压电路、上位机及其并行控制口电路、数据选择缓冲器、以及脉冲信号时钟发生器组成的;工作方法包括:①输入模拟信号并转换为数字信号;②数据传输到并行控制口;③上位机接收并存储数据;本发明的优越性在于:实现了数据的高速实时并行通信传输,提高了控制的速度与精度,使各个模块间具有很好的调节性能和可靠性,增强传输过程的稳定性,保证系统安全运行;本系统电路设计简捷、实用性好、电路工作稳定、可靠性高;集低功耗和优异的动态性能于一体,是超声和医学成像、便携式仪表以及低功耗数据采集系统等功耗敏感的便携式应用的理想选择。
搜索关键词: 基于 vc ado 技术 高速 并行 通信 系统 及其 工作 方法
【主权项】:
1、一种基于VC的ADO技术高速并行通信系统,其特征在于:它是由同步采样与滤波电路、直流稳压电路、上位机及其并行控制口电路、数据选择缓冲器、以及脉冲信号时钟发生器组成的;所说的同步采样与滤波电路的输入端连接外部被控对象的信号输出端,其输出端连接数据选择缓冲器的输入端,数据选择缓冲器的输出端通过并行控制口连接上位机,脉冲信号时钟发生器的输出端连接在同步采样与滤波电路的CLK输入端,直流稳压电路的输出端则连接到数据选择缓冲器、以及同步采样与滤波电路的电源输入端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津理工大学,未经天津理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810154724.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top