[发明专利]一种复数乘法器无效

专利信息
申请号: 200810216363.3 申请日: 2008-09-28
公开(公告)号: CN101685385A 公开(公告)日: 2010-03-31
发明(设计)人: 卢庆旺;王新安;胡子一 申请(专利权)人: 北京大学深圳研究生院
主分类号: G06F7/52 分类号: G06F7/52
代理公司: 深圳鼎合诚知识产权代理有限公司 代理人: 陈俊斌
地址: 518055广东省深*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种复数乘法器,包括数据接口,所述数据接口包括输入接口和输出接口,还包括产生两复数的实部的部分积的第一部分积产生模块、产生两复数的虚部的部分积的负值的第二部分积产生模块、产生第一复数的实部和第二复数虚部的部分积的第三部分积产生模块、产生第一复数的虚部和第二复数实部的部分积的第四部分积产生模块、第一累加器和第二累加器。本发明减小了面积,降低了功耗,并使得整个复数乘法器的关键路径缩短了,简化了计算,从而提高了运算速度和处理速度。
搜索关键词: 一种 复数 乘法器
【主权项】:
1.一种复数乘法器,包括数据接口,所述数据接口包括用于输入两相乘复数的输入接口和用于输出相乘后的结果的输出接口,其特征在于还包括:第一部分积产生模块,其耦合到输入接口,用于产生两复数的实部的部分积;第二部分积产生模块,其耦合到输入接口,用于产生两复数的虚部的部分积的负值;第三部分积产生模块,其耦合到输入接口,用于产生第一复数的实部和第二复数虚部的部分积;第四部分积产生模块,其耦合到输入接口,用于产生第一复数的虚部和第二复数实部的部分积;第一累加器,分别耦合到第一部分积产生模块和第二部分积产生模块的输出端,用于将第一部分积产生模块和第二部分积产生模块输出的结果进行累加;第二累加器,分别耦合到第三部分积产生模块和第四部分积产生模块的输出端,用于将第三部分积产生模块和第四部分积产生模块输出的部结果进行累加;所述第一累加器和第二累加器的输出端耦合到输出接口。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究生院,未经北京大学深圳研究生院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810216363.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top