[发明专利]可编程门列阵中嵌入式可重构存储器无效
申请号: | 200810224990.1 | 申请日: | 2008-10-29 |
公开(公告)号: | CN101727961A | 公开(公告)日: | 2010-06-09 |
发明(设计)人: | 张会;陈陵都;于芳 | 申请(专利权)人: | 中国科学院半导体研究所 |
主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C8/02;G11C8/00;G11C7/22 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 周国城 |
地址: | 100083 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种可编程门列阵中嵌入式可重构存储器,其特征在于,该存储器包括存储单元阵列、A端口外围电路、B端口外围电路,以及A端口外围电路与可编程门列阵芯片配置层之间的一个字线选择器和二个位线选择器;该存储单元阵列是双端口存储单元阵列,具有A端口和B端口,A端口外围电路通过字线选择器及位线选择器与双端口存储单元阵列的A端口连接,B端口外围电路直接与双端口存储单元阵列的B端口连接。利用本发明,满足了可编程门阵列大容量存储的需求,达到了大容量片上存储的目的。 | ||
搜索关键词: | 可编程 列阵 嵌入式 可重构 存储器 | ||
【主权项】:
一种可编程门列阵中嵌入式可重构存储器,其特征在于,该存储器包括存储单元阵列、A端口外围电路、B端口外围电路,以及A端口外围电路与可编程门列阵芯片配置层之间的一个字线选择器和二个位线选择器;该存储单元阵列是双端口存储单元阵列,具有A端口和B端口,A端口外围电路通过字线选择器及位线选择器与双端口存储单元阵列的A端口连接,B端口外围电路直接与双端口存储单元阵列的B端口连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院半导体研究所,未经中国科学院半导体研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810224990.1/,转载请声明来源钻瓜专利网。