[发明专利]基于FPGA的印刷电路板图像骨架化方法无效

专利信息
申请号: 200810300133.5 申请日: 2008-01-17
公开(公告)号: CN101221135A 公开(公告)日: 2008-07-16
发明(设计)人: 姚立新;邴守东;张云;连军莉;付纯鹤;魏祥英 申请(专利权)人: 中国电子科技集团公司第四十五研究所
主分类号: G01N21/956 分类号: G01N21/956;G01R31/00
代理公司: 北京中建联合知识产权代理事务所 代理人: 朱丽岩
地址: 744000甘*** 国省代码: 甘肃;62
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种基于FPGA的印刷电路板图像骨架化方法,先输入图像,分析每个像素的3 邻域,并统计周围8像素中向素值为1的个数n,和0和1转换的次数S,输出为1,保留为1的像素;然后,判断中心像素是否为1,如为0,删除中心像素;当1<n≤6,S=2,且循环次数为奇数次时,考察中心像素的右、下两个方向像素,及中心像素的左、上两个方向像素,判断0和1是否有交叉,输出0,删除该像素;当1<n≤6,S=4,n=4,且循环次数为奇数次时,考察中心像素的左上、右上两个方向像素,及中心像素的左下、右下两个方向像素;判断中心像素的下方像素是否为1,0和1是否分为两个连通区域,若为0,删除该像素。可快速准确抽取图像骨架。
搜索关键词: 基于 fpga 印刷 电路板 图像 骨架 方法
【主权项】:
1.一种基于FPGA的印刷电路板图像骨架化方法,应用光学取像、成像装置和图像数据分析处理系统,图像数据分析处理系统应用现场可编程门阵列采集卡FPGA,其特征在于步骤为:步骤1,输入图像数据;步骤2,分析每个像素的3×3邻域,并统计周围8像素中向素值为1的个数n,和0和1转换的次数S,输出为1,保留为1的像素;步骤3,判断中心像素是否为1,如输出为0,删除中心像素;步骤4,当1<n≤6,S=2,且循环次数为奇数次时,考察中心像素的右、下两个方向像素,以及中心像素的左、上两个方向像素,判断0和1是否有交叉,输出0,删除该像素;步骤5,当1<n≤6,S=4,n=4,且循环次数为奇数次时,考察中心像素的左上、右上两个方向像素,以及中心像素的左下、右下两个方向像素;判断中心像素的下方像素是否为1,0和1是否分为两个连通区域,输出为0,删除该像素。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第四十五研究所,未经中国电子科技集团公司第四十五研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810300133.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top