[实用新型]基于多DSP并行处理的大容量图像数据实时压缩设备无效
申请号: | 200820136786.X | 申请日: | 2008-09-19 |
公开(公告)号: | CN201307913Y | 公开(公告)日: | 2009-09-09 |
发明(设计)人: | 罗武胜;杜列波;肖学敏;鲁琴;胡冰;杨建伟;王继东 | 申请(专利权)人: | 中国人民解放军国防科学技术大学 |
主分类号: | H04N7/26 | 分类号: | H04N7/26;G06T1/20 |
代理公司: | 北京集佳知识产权代理有限公司 | 代理人: | 孙长龙 |
地址: | 410073湖南*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及信息处理领域,特别涉及基于多DSP并行处理的大容量图像数据实时压缩设备,采用多DSP并行处理结构完成大容量图像数据的实时压缩,根据任务分配和数据耦合方式,选择FPGA作为数据转换和DSP管理器件,将相机输出的图像数据并行进入数据压缩机的各DSP,FPGA基本不做处理。各DSP压缩后的码流并行输出到FPGA,FPGA做并串转换后串行输出,因此各DSP之间基本没有耦合。该设备具有数据处理能力强、并行性能好、可靠性高、易于扩展的优点,除可应用于一般实时图像压缩场合外,重点是可应用于卫星遥感、高空摄影等图像输入码速率高以及对重建图像质量、设备可靠性等方面有特殊要求的场合。 | ||
搜索关键词: | 基于 dsp 并行 处理 容量 图像 数据 实时 压缩 设备 | ||
【主权项】:
1. 一种基于多DSP并行处理结构的大容量图像数据实时压缩设备,其特征在于:包括基于多个DSP并行结构的图像压缩处理单元、基于FPGA的设备管理单元,所述FPGA的数据输入端通过相连的高速接口接收图像数据,所述DSP与FPGA之间通过HPI接口、GPIO接口和McBSP串口相连,所述FPGA还连接有FLASH程序存储单元。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军国防科学技术大学,未经中国人民解放军国防科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200820136786.X/,转载请声明来源钻瓜专利网。
- 上一篇:塑料水球相框
- 下一篇:一种应用EPG技术的硬盘录像机