[发明专利]同步化多个物理或逻辑地分离的系统节点的定时有效
申请号: | 200880102689.1 | 申请日: | 2008-08-13 |
公开(公告)号: | CN101843016A | 公开(公告)日: | 2010-09-22 |
发明(设计)人: | 罗尔·弗朗西斯科·杰勒德斯·保尔斯 | 申请(专利权)人: | ASML荷兰有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 王新华 |
地址: | 荷兰维*** | 国省代码: | 荷兰;NL |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种用于同步化多个串联耦合节点的方法。沿下游方向从第一节点到最后节点发送主触发通过多个串联耦合的局部节点,并且沿上游方向从最后节点到第一节点重新发送主触发通过多个串联耦合的节点。然后,基于主触发沿下游方向和上游方向的到达之间的测量差值计算在多个串联耦合的节点中的每一个节点处的局部同步时间。在局部节点中的操作可以基于局部同步时间被同步化。 | ||
搜索关键词: | 同步 化多个 物理 逻辑 分离 系统 节点 定时 | ||
【主权项】:
一种同步化多个节点的方法,包括步骤:从控制器的节点,将主触发向下游发送到串联耦合的第一和第二局部节点;测量主触发(Tdn)在局部节点中的第一个节点(n)处的下游到达时间,并且向下游重新发送主触发到局部节点中的第二个节点(n+1);将来自局部节点中的第二个节点(n+1)的主触发向上游发送到局部节点中的第一个节点(n);测量来自局部节点中的第二个节点(n+1)的主触发(Tun)在局部节点中的第一个节点(n)处的上游到达时间,并且向上游重新发送主触发到控制器节点;和基于Tdn和Tun之间测量差值计算局部同步化时间信号(Tsynch(n)),由此使第一和第二局部节点与控制器节点同步。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ASML荷兰有限公司,未经ASML荷兰有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200880102689.1/,转载请声明来源钻瓜专利网。
- 上一篇:听觉灵敏度校正装置
- 下一篇:一种薄壁式容器的制造方法以及对该容器的加压方法