[发明专利]具有多个处理器、缓存电路和共享存储器的数据处理系统无效

专利信息
申请号: 200880111762.1 申请日: 2008-10-14
公开(公告)号: CN101828173A 公开(公告)日: 2010-09-08
发明(设计)人: 马可·J·G·贝库伊 申请(专利权)人: NXP股份有限公司
主分类号: G06F12/08 分类号: G06F12/08;G06F9/46
代理公司: 中科专利商标代理有限责任公司 11021 代理人: 王波波
地址: 荷兰艾*** 国省代码: 荷兰;NL
权利要求书: 查看更多 说明书: 查看更多
摘要: 利用多个处理单元(11)处理来自共享存储器(12)的数据。通过执行针对数据对象的获取和释放指令控制对数据对象的访问,每个处理单元(11)包括处理器(10)和用于对来自共享存储器(12)的数据进行缓存的缓存电路(14)。仅在每个处理器(10)中完成针对数据对象的获取指令的执行与执行针对数据对象的释放指令之间,在每个处理器中执行访问数据对象的指令。仅当检测到没有处理器(10)先前执行过针对数据对象的获取指令而没有随后完成针对数据对象的释放指令的执行时,完成获取指令的执行。对每个处理器(10)的释放指令的完成进行延迟,直到根据处理器(10)的在释放指令之前并对数据对象中的数据加以寻址的所有写入指令,完成先前从处理器的缓存电路(14)向共享存储器(12)回写数据。每当执行针对数据对象的释放指令和/或请指令时,选择性地使包含来自数据对象的数据的缓存电路(14)的所有缓存线无效。
搜索关键词: 具有 处理器 缓存 电路 共享 存储器 数据处理系统
【主权项】:
一种利用多个处理单元(11)对来自共享存储器(12)的数据进行处理的方法,其中,通过执行针对数据对象的获取和释放指令来控制对所述数据对象的访问,每个处理单元(11)包括处理器(10)以及用于对来自共享存储器(12)的数据进行缓存的缓存电路(14),所述方法包括以下步骤:-仅在每个处理器(10)中完成针对数据对象的获取指令的执行与执行针对数据对象的释放指令之间,在每个处理器(10)中执行访问数据对象的指令;-仅当检测到没有处理器(10)先前执行过针对数据对象的获取指令而没有随后完成针对数据对象的释放指令的执行时,完成获取指令;-对每个处理器(10)的释放指令的完成进行延迟,直到在先根据处理器(10)的在释放指令之前并对数据对象中的数据进行寻址的所有写入指令,完成从针对该处理器的缓存电路(14)向共享存储器(12)回写数据;-每当执行数据对象的释放指令和/或请求指令时,选择性地使缓存电路(14)的包含来自所述数据对象的数据的所有缓存线无效。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NXP股份有限公司,未经NXP股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200880111762.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top