[发明专利]半导体装置的制造方法有效
申请号: | 200910007495.X | 申请日: | 2009-02-09 |
公开(公告)号: | CN101504931A | 公开(公告)日: | 2009-08-12 |
发明(设计)人: | 村田通博 | 申请(专利权)人: | 精工电子有限公司 |
主分类号: | H01L21/768 | 分类号: | H01L21/768;H01L21/3213;G03F7/16 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 何欣亭;王丹昕 |
地址: | 日本千叶*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供即便金属布线疏也形成没有侧蚀刻的、具有良好截面形状的金属布线的半导体装置的制造方法。在形成金属布线的区域附近设置用于配置伪金属布线的区域。在伪金属布线区域形成沟槽,接着,若在形成用于形成金属布线的抗蚀剂图案,则沟槽上的抗蚀剂可增大每单位面积的表面积。然后,如果进行干蚀刻来形成金属布线,就制作出来自该沟槽上的抗蚀剂的有机成分强固的侧壁保护膜,进行各向异性蚀刻,因此形成良好截面形状的金属布线。 | ||
搜索关键词: | 半导体 装置 制造 方法 | ||
【主权项】:
1. 一种在半导体衬底上具有金属布线的半导体装置的制造方法,其特征在于包括:在半导体衬底上形成层间绝缘膜的工序;在所述层间绝缘膜及所述半导体衬底上形成用于形成伪金属布线的开口部直径为金属膜厚与抗蚀剂膜厚的合计膜厚的2倍以上且纵横比为1~3的沟槽的工序;在所述层间绝缘膜表面和所述沟槽内面沉积金属膜的工序;在所述金属膜上形成抗蚀剂图案的工序;以及蚀刻所述金属膜使所述层间绝缘膜上的金属布线及所述沟槽内面及周围的伪金属布线相靠近地形成的工序。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于精工电子有限公司,未经精工电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910007495.X/,转载请声明来源钻瓜专利网。
- 上一篇:基于倾斜结构提升式爬模的施工方法
- 下一篇:蛋白酶体抑制用的肽环氧酮
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造