[发明专利]钟控异步FIFO存储器无效

专利信息
申请号: 200910020847.5 申请日: 2009-01-08
公开(公告)号: CN101477833A 公开(公告)日: 2009-07-08
发明(设计)人: 郝跃;谢元斌;蔡珊;史江一;潘伟涛;全思 申请(专利权)人: 西安电子科技大学
主分类号: G11C11/413 分类号: G11C11/413
代理公司: 陕西电子工业专利中心 代理人: 王品华;黎汉华
地址: 71007*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种钟控异步FIFO存储器。包括:双端口随机静态存储器SRAM、写字线控制模块、读字线控制模块、标志位模块、满和半满信号产生模块以及空和半空信号产生模块。读写字线控制模块采用门控时钟触发的寄存器链来选通SRAM的读写字线以完成读写功能,同时把SRAM中每个数据的是否有效标志直接传送给标志位模块,避免了复杂的编码转换。标志位模块将标志位的值存储在双稳电路中,使双稳电路的值仅依靠三个NMOS下拉晶体管,不存在多时钟域问题,避免了亚稳态问题。标志位的值只需经过结构简单的组合逻辑就能产生空、满、半空和半满信号,无需复杂的减法逻辑单元,降低了电路复杂度,提高了电路速度。本发明用于集成电路芯片中不同时钟域间的数据缓冲。
搜索关键词: 异步 fifo 存储器
【主权项】:
1. 一种钟控异步先入先出FIFO存储器,包括:双端口随机静态存储器SRAM,用以缓存写时钟域传送到读时钟域的数据;SRAM的写字线控制模块,用以把写时钟域的数据写入SRAM,同时将该数据的有效标志传输给标志位模块;SRAM的读字线控制模块,用以读出SRAM的数据至读时钟域,同时将该数据的无效标志传输给标志位模块;标志位模块,用以标识SRAM内每个存储空间的数据是否有效,并通过满信号和半满信号产生模块产生满信号和半满信号,通过空信号和半空信号产生模块产生空信号和半空信号输出到外部端口。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910020847.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top