[发明专利]一种用于低功耗加密系统的可逆逻辑单元的实现方法无效

专利信息
申请号: 200910029408.0 申请日: 2009-04-13
公开(公告)号: CN101521504A 公开(公告)日: 2009-09-02
发明(设计)人: 管致锦;秦小麟;朱文颖;倪丽惠 申请(专利权)人: 南通大学
主分类号: H03K19/00 分类号: H03K19/00;G09C1/00
代理公司: 南京众联专利代理有限公司 代理人: 顾伯兴
地址: 22601*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种加密系统的低功耗解决方案,加密系统的能量消耗主要源于加密处理器中的运算器,对加密处理器中的运算器采用可逆逻辑门设计,可以避免因逻辑信息位的丢失产生的能量损耗,进而减少能耗。为此,本发明提出了基于Toffoli门的4输入/输出可逆全加器基本单元网络FAN,构造了可逆全加器基本单元FAU,并利用FAU设计了可逆进位传送加法器、进位存储加法器,使用Fredkin门和Feynman门构造了可逆D锁存器和主从型D触发器,使用主从型可逆D触发器构造了可逆移位寄存器和可逆寄存器,以此设计了可逆的Montgomery乘法器。本发明具有低能耗、易于构造及加密性能好的优点。
搜索关键词: 一种 用于 功耗 加密 系统 可逆 逻辑 单元 实现 方法
【主权项】:
1、一种用于低功耗加密系统的可逆全加器基本单元FAU的实现方法,其特征在于:1)首先创建一个函数作为可逆网络,函数表达式如下:2)采用Toffoli门的级联,并以简单交换门作为辅助设计,构建4输入/输出可逆逻辑网络;3)通过分析上述函数的逻辑特点,将可逆网络输入端x3的值保持为0,得到一个可逆全加器的基本单元网络,通过该可逆全加器的基本单元网络,构造一个可逆全加器的基本单元FAU,其中该基本单元的第三位输入始终保持为0;输出的第一和第二位为无用输出信息位,第三位为加法运算的值,第四位为加法运算的进位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南通大学,未经南通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910029408.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top