[发明专利]一种沟道式电容器的制作方法有效
申请号: | 200910077670.2 | 申请日: | 2009-02-11 |
公开(公告)号: | CN101800165A | 公开(公告)日: | 2010-08-11 |
发明(设计)人: | 吕垚;李宝霞;万里兮 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | H01L21/02 | 分类号: | H01L21/02;H01L21/22;H01L21/311;H01L21/3065;H01L29/92 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 周国城 |
地址: | 100029 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种沟道式电容器的制作方法,包括:提供以Si为基底的高掺杂低阻半导体衬底,在衬底上生长一层SiO2作为掩模层、物理保护层以及电学绝缘层;采用光刻胶掩模并按照所需要的电容量刻蚀SiO2至Si层,开出不同面积的电容窗口;在该窗口内利用光刻胶作为掩模,通过刻蚀制备出具有沟道的基底以及P型层电极区;直接利用保留在Si衬底上的SiO2作为掩模,在硅衬底沟道表面形成一层高掺杂的n+层,在其结深处形成PN结结电容;利用蒸发或溅射等手段在电容表面大面积蒸镀金属;用光刻胶作为掩模,使用湿法腐蚀,在开出的窗口层、N型电极及P型层电极区域形成金属电极;将制备好的沟道电容在高温下退火,使其P、N两个电极上均形成良好的欧姆接触。本发明克服了介质层难于生长,费用昂贵等问题,减少了加工步骤,降低了成本。 | ||
搜索关键词: | 一种 沟道 电容器 制作方法 | ||
【主权项】:
一种沟道式电容器的制作方法,其特征在于,该方法包括:提供以Si为基底的高掺杂低阻半导体衬底,在衬底上生长一层SiO2作为掩模层、物理保护层以及电学绝缘层;采用光刻胶掩模并按照所需要的电容量刻蚀SiO2至Si层,开出不同面积的电容窗口;在该窗口内利用光刻胶作为掩模,通过刻蚀制备出具有沟道的基底以及P型层电极区;直接利用保留在Si衬底上的SiO2作为掩模,在硅衬底沟道表面形成一层高掺杂的n+层,在其结深处形成PN结结电容;利用蒸发或溅射在电容表面大面积蒸镀金属,用光刻胶作为掩模,使用湿法腐蚀,在开出的窗口层、N型电极及P型层电极区域形成金属电极;将制备好的沟道电容在高温下退火,使其P、N两个电极上均形成良好的欧姆接触。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910077670.2/,转载请声明来源钻瓜专利网。
- 上一篇:一种套管原油防盗装置
- 下一篇:旋转式孔口密封导流装置
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造