[发明专利]一种32通道同步信号采集板无效

专利信息
申请号: 200910087848.1 申请日: 2009-06-24
公开(公告)号: CN101604225A 公开(公告)日: 2009-12-16
发明(设计)人: 高梅国;张伟;刘国满;傅雄军;方秋均 申请(专利权)人: 北京理工大学
主分类号: G06F3/05 分类号: G06F3/05;G06F13/38
代理公司: 北京理工大学专利中心 代理人: 张利萍
地址: 100081北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种32通道同步信号采集板,属于数据采集技术领域。该采集板包括:模拟信号输入接口模块、多路时钟分配模块、数模转换模块、采集控制和处理传输模块、存储模块和电源模块,具有最高65MSPS的采样率,325MHz的模拟输入带宽,可同时对32路中频模拟信号进行同步采集和预处理,实现了高采样率和多通道同步信号采集,并解决了高速数据传输和大容量数据存储困难的问题。
搜索关键词: 一种 32 通道 同步 信号 采集
【主权项】:
1.一种32通道同步信号采集板,其特征在于包括:模拟信号输入接口模块、多路时钟分配模块、数模转换模块、采集控制和处理传输模块、存储模块1、存储模块2和电源模块。其中:输入接口模块包括2个多路同轴小型连接器,每个连接器包括16路模拟信号输入通道,输入接口模块将外部输入的32路模拟信号输出给模数转换模块;时钟分配模块包括功分器和变压器,负责将外部输入的时钟信号分成4路同步采样时钟提供给模数转换模块;模数转换模块包括4片AD9222型ADC芯片,每片具有8个模数转换通道,模数转换模块共提供32路模数转换通道,负责将输入接口模块提供的32路模拟信号高速地转换为数字信号并输出给采集控制和处理传输模块;采集控制和处理传输模块包括2片FPGA和1片DSP芯片,每片FPGA芯片控制模数转换模块中的2片ADC芯片,来完成ADC芯片同步采集、数据接收,并完成通道校正、信号预处理和数据转发的工作,DSP芯片为上位机与内部控制模块通信的媒介,通过PCI总线与上位机通信,接受上位机的指令从而控制采集板上各功能模块的工作或者把模数转换模块传输的采集数据以及状态信息传输给上位机。在FPGA中对数字信号实时预处理后,既可以将数据存储在存储模块中,也可通过自定义总线和DSP的PCI总线、RapidIO总线向板外传输;存储模块1和存储模块2均采用大容量DDR2芯片作为存储介质,存储模块1与采集控制处理传输模块中的FPGA芯片相连;存储模块2与采集控制处理传输模块中的DSP芯片相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京理工大学,未经北京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910087848.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top