[发明专利]一种控制逻辑电路以及一种逐次逼近型模数转换器有效
申请号: | 200910090171.7 | 申请日: | 2009-07-29 |
公开(公告)号: | CN101621294A | 公开(公告)日: | 2010-01-06 |
发明(设计)人: | 赵纲 | 申请(专利权)人: | 北京中星微电子有限公司 |
主分类号: | H03K19/003 | 分类号: | H03K19/003;H03M1/38 |
代理公司: | 北京润泽恒知识产权代理有限公司 | 代理人: | 苏培华 |
地址: | 100083北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种控制逻辑电路,位于模数转换器中,包括:启动电路,用于依据转换请求信号和时钟信号启动模数转换;N个依次相连的基本细胞电路,用于在相应的时钟周期完成相应数字位的二进制数值转换,以及接收比较器反馈信号,对相应数字位数值的调整;其中,每个基本细胞电路还包括一触发器Q8,用于存储各个时钟周期下,相应逐次逼近码的相应位数值,并进行输出;N个基本细胞电路包括依次相连的cell(N-1)电路至cell(0)电路的N个电路;所述cell(0)电路还包括ACK输出端口;初始赋值电路,与cell(N-2)电路,…,cell(1)电路,cell(0)电路相连,用于产生针对各基本细胞电路的初始赋值信号。 | ||
搜索关键词: | 一种 控制 逻辑电路 以及 逐次 逼近 型模数 转换器 | ||
【主权项】:
1、一种控制逻辑电路,其特征在于,位于模数转换器中,包括:启动电路,用于依据转换请求信号和时钟信号启动模数转换的控制逻辑;N个依次相连的基本细胞电路,用于在相应的时钟周期完成相应数字位的二进制数值转换,以及接收比较器反馈信号,对相应数字位数值的调整;所述N为模数转换所需的数字位数;其中,每个基本细胞电路还包括一个触发器Q8,用于存储各个时钟周期下,相应逐次逼近码的相应位数值,并进行输出;N个基本细胞电路包括依次相连的cell(N-1)电路至cell(0)电路的N个电路;所述cell(0)电路还包括ACK输出端口;初始赋值电路,与cell(N-2)电路,......,cell(1)电路,cell(0)电路相连,用于产生针对上述各基本细胞电路的初始赋值信号;所述启动电路与初始赋值电路、cell(N-1)电路相连;所述时钟信号接入到所述启动电路和N个基本细胞电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京中星微电子有限公司,未经北京中星微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910090171.7/,转载请声明来源钻瓜专利网。