[发明专利]芯片配置寄存器模块低功耗设计无效

专利信息
申请号: 200910117052.6 申请日: 2009-06-29
公开(公告)号: CN101937420A 公开(公告)日: 2011-01-05
发明(设计)人: 夏洪锋;陈峰 申请(专利权)人: 龙迅半导体科技(合肥)有限公司
主分类号: G06F15/76 分类号: G06F15/76;G06F1/00;G06F1/32
代理公司: 暂无信息 代理人: 暂无信息
地址: 230088 安徽省合肥市*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提出的芯片配置寄存器模块低功耗设计方法包含了一个简单的异步I2CSlave(Simple Async I2C Slave)、一个全功能的同步I2C Slave(Fully FunctionalSync I2C Slave)。在正常工作模式下,同步Slave读写寄存器组。没有被访问的其它所有寄存器组的时钟会被自动关闭。当系统配置完成后,如果同步Slave没有被访问,所有寄存器组的时钟会被自动关闭。当同步Slave再次被访问时,被访问的寄存器组的时钟会被自动打开,而其它寄存器组的时钟仍然处于关闭状态。在正常工作模式下,异步Slave被关闭。如果系统不使用此芯片,会配置此芯片为待机节电模式,此时同步Slave和所有寄存器组的时钟都被关闭,而异步Slave则开始工作,检测芯片是否被访问。一旦检测到芯片再次被访问,它会开启同步Slave,使其正常工作,同时待机节电状态被自动解除,异步Slave被自动关闭。
搜索关键词: 芯片 配置 寄存器 模块 功耗 设计
【主权项】:
图2中所示的设计结构:一个简单的RC滤波器(RC Filter)、一个简单的异步I2C Slave(Simple Async I2C Slave)、一个全功能的同步I2C Slave(FullyFunctional Sync I2C Slave)、寄存器组(Reg1,Reg2,Reg3等等)和一个门控时钟生成单元(Gated Clock Generator)。在待机节电模式时采用异步I2CSlave检测是否被访问,而同步I2C Slave和所有寄存器组完全关闭。在正常工作模式下,当被访问时同步I2C Slave和被寻址的寄存器组处于全速工作状态,未被寻址的所有寄存器组均处于关闭状态;当没有被访问时,庞大的寄存器组全部关闭。据此来动态调节模块的工作状态,达到功耗最优化的目的。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于龙迅半导体科技(合肥)有限公司,未经龙迅半导体科技(合肥)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910117052.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top