[发明专利]半导体集成电路及其动作方法有效
申请号: | 200910166617.X | 申请日: | 2009-08-24 |
公开(公告)号: | CN101662823A | 公开(公告)日: | 2010-03-03 |
发明(设计)人: | 上妻央;山胁大造;赤峰幸德;前田功治 | 申请(专利权)人: | 株式会社瑞萨科技 |
主分类号: | H04W52/02 | 分类号: | H04W52/02;H04M1/73;H03K19/003 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 郭 放 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种可以输入接口降低适合于有效载荷数据的采样的时钟信号的相位的数据采样单元的功耗的半导体集成电路及其动作方法。半导体集成电路(9)具备输入接口(5)和内部核心电路(72、73、75)。输入接口(5)包括迟滞电路(45)和数据采样单元(4)。迟滞电路(45)对第一和上述第二输入阈值(VthL、VthH)之间的输入信号进行检测。数据采样单元(4)按照同步信号来选择适合于数据的采样的采样时钟信号的相位,对有效载荷数据进行采样。在检测到休眠指令的情况下,休眠信号被提供给上述内部核心电路(72、73、75)和数据采样单元(4),将其控制成休眠模式。 | ||
搜索关键词: | 半导体 集成电路 及其 动作 方法 | ||
【主权项】:
1.一种半导体集成电路,其特征在于,具备:输入接口,从外部向上述输入接口供给输入信号;和内部核心电路,由上述输入接口接收上述输入信号而从上述输入接口生成的信号数据被提供给上述内部核心电路,上述输入接口包括迟滞电路和数据采样单元,上述输入接口的上述迟滞电路具有第一输入阈值和第二输入阈值,据此,上述迟滞电路检测具有上述第一输入阈值与上述第二输入阈值之间的规定电压范围的上述输入信号而作为休眠指令,上述输入接口的上述数据采样单元按照作为上述输入信号而供给的同步信号的数据模式,选择与数据的采样相适合的采样时钟信号的相位,并使用具有所选择的相位的采样时钟信号,据此,上述数据采样单元对包含在上述输入信号中的有效载荷数据进行采样,在上述输入接口的上述迟滞电路检测到上述休眠指令的情况下,从上述迟滞电路生成的休眠信号被提供给上述内部核心电路,上述内部核心电路响应于上述休眠信号而被控制成休眠模式,由上述迟滞电路生成的上述休眠信号还被提供给上述输入接口的上述数据采样单元,据此,上述数据采样单元响应于上述休眠信号而被控制成休眠模式。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社瑞萨科技,未经株式会社瑞萨科技许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910166617.X/,转载请声明来源钻瓜专利网。
- 上一篇:一种舷梯
- 下一篇:一种铜基粉末冶金离合器摩擦体