[发明专利]半导体装置的制造方法有效
申请号: | 200910178039.1 | 申请日: | 2009-09-25 |
公开(公告)号: | CN101685800A | 公开(公告)日: | 2010-03-31 |
发明(设计)人: | 林秉顺;侯永田;陈建豪;陈启群 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H01L21/8238 | 分类号: | H01L21/8238;H01L21/28 |
代理公司: | 隆天国际知识产权代理有限公司 | 代理人: | 姜 燕;陈 晨 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种半导体装置的制造方法,包含:提供一具有一第一区域及一第二区域的基材,各自形成一第一栅极堆叠于该第一区域及一第二栅极堆叠该第二区域,该第一栅极堆叠含一第一虚置栅极及该第二栅极堆叠含一第二虚置栅极,移除该第一栅极堆叠中的第一虚置栅极形成一第一沟槽及移除该第二栅极堆叠中的第二虚置栅极形成一第二沟槽,形成一第一金属层于该第一及第二沟槽中,移除在第一沟槽中至少一部分的第一金属层,形成一第二金属层于该第一及第二沟槽的剩余部分,回焊该第二金属层,及进行一化学机械研磨。本发明提供了一种简单又具有经济效益的方法来在后栅极工艺形成对于NMOS及PMOS装置具有适当功函数的金属栅极,能减少成本及简化工艺。 | ||
搜索关键词: | 半导体 装置 制造 方法 | ||
【主权项】:
1.一种半导体装置的制造方法,包含:提供一具有一第一区域及一第二区域的半导体基材;形成一高介电常数介电层于该半导体基材上;形成一半导体层于该高介电常数介电层上;形成一第一栅极堆叠于该第一区域及一第二栅极堆叠于该第二区域,该第一及第二栅极堆叠皆包含该高介电常数介电层及该半导体层;由该第一栅极堆叠及该第二栅极堆叠移除该半导体层以形成一第一沟槽及一第二沟槽;形成一阻障层于该第一沟槽及该第二沟槽中;形成一第一金属层于该阻障层上;移除该第一沟槽中的至少一部分的该第一金属层;形成一第二金属层于该第一沟槽及该第二沟槽中;以及进行一热处理以回焊该第二金属层。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910178039.1/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造