[发明专利]L波段低损耗高抑制微型带通滤波器无效
申请号: | 200910184020.8 | 申请日: | 2009-08-11 |
公开(公告)号: | CN101621145A | 公开(公告)日: | 2010-01-06 |
发明(设计)人: | 戴永胜;郭玉红;叶仲华;李宝山;王飞;宋志东;王超宇;周文衎;肖圣磊;姚友芳;张杰;符光强 | 申请(专利权)人: | 南京理工大学 |
主分类号: | H01P1/20 | 分类号: | H01P1/20;H01P1/203;H03H7/075 |
代理公司: | 南京理工大学专利中心 | 代理人: | 朱显国 |
地址: | 210094*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种L波段低损耗高抑制微型带通滤波器,包括适用于表面安装的输入/输出接口;采用三层折叠耦合带状线实现的五个并联谐振单元;四个零点设置电路;输入和输出电感,上述结构均采用多层低温共烧陶瓷工艺技术实现。本发明体积小、重量轻、可靠性高、电性能优异、相位频率特性线性度好、温度稳定性好、电性能批量一致性好、成本低、可大批量生产等优点,特别适用于雷达、通信、箭载、机载、弹载、宇宙飞船、单兵移动通信终端等无线通信手持和便携终端产品中,以及对体积、重量、电性能及可靠性等有苛刻要求的相应频段系统中。 | ||
搜索关键词: | 波段 损耗 抑制 微型 带通滤波器 | ||
【主权项】:
1、一种L波段低损耗高抑制微型带通滤波器,其特征在于:包括表面安装的50欧姆阻抗输入端口(P1)、输入电感(L6)、第一级并联谐振单元(L1、C1)、第一零点设置电路(L12、C12)、第二级并联谐振单元(L2、C2)、第二零点设置电路(L23、C23)、第三级并联谐振单元(L3、C3)、第三零点设置电路(L34、C34)、第四级并联谐振单元(L3、C3)、第四零点设置电路(L45、C45)、第五级并联谐振单元(L5,C5)、输出电感(L7)、表面安装的50欧姆阻抗输出端口(P2)和接地端;输入端口(P1)与输入电感(L6)连接,输出端口(P2)与输出电感(L7)连接,该输出电感(L7)与输入电感(L6)之间并联第一级并联谐振单元(L1、C1)、第二级并联谐振单元(L2、C2)、第三级并联谐振单元(L3、C3)、第四级并联谐振单元(L4、C4)和第五级并联谐振单元(L5、C5),在第一级并联谐振单元(L1、C1)与第二级并联谐振单元(L2、C2)之间串联第一零点设置电路(L12、C12);第二级并联谐振单元(L2、C2)与第三级并联谐振单元(L3、C3)之间串联第二零点设置电路(L23、C23);第三级并联谐振单元(L3、C3)与第四级并联谐振单元(L4、C4)之间串联第三零点设置电路(L34、C34);第四级并联谐振单元(L4、C4)与第五级并联谐振单元(L5、C5)之间串联第四零点设置电路(L45、C45);第一级并联谐振单元(L1、C1)、第二级并联谐振单元(L2、C2)、第三级并联谐振单元(L3、C3)第四级并联谐振单元(L4、C4)和第五级并联谐振单元(L5、C5)分别接地。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京理工大学,未经南京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910184020.8/,转载请声明来源钻瓜专利网。
- 上一篇:治疗高血压的纯中药制剂及其制备方法
- 下一篇:一种仿生非光滑清选筛面