[发明专利]电感和电容耦合平衡的接线盒无效
申请号: | 200910261583.2 | 申请日: | 2004-12-17 |
公开(公告)号: | CN101707316A | 公开(公告)日: | 2010-05-12 |
发明(设计)人: | J·E·卡弗尼;S·莱斯尼亚克 | 申请(专利权)人: | 泛达公司 |
主分类号: | H01R13/66 | 分类号: | H01R13/66;H01R13/719;H01R43/00;H05K1/16 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 刘佳 |
地址: | 美国伊*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种网络电缆插座包括一种用于平衡电感和电容耦合的印刷电路板或PCB(b)。使用PCB容许不需要大量地增加制造成本而形成紧凑的迹线路径。通过包括在每条迹线上的、由中性区域分离的、两截然不同的电感区域,实现设计PCB迹线模式的自由度的显著的增加,在PCB迹线模式中,一对电感区域共同地在数量和相位角上抵消由标准插头和插座触头引起的电感耦合。此外,使用两截然不同的电感区域提供更多关于用于电容耦合平衡的电容性板的位置以及接线端和绝缘层剥落触头的位置的自由。虽然电容耦合的数量由平行于载流迹线的电容性板的长度决定,但是该方法容许独立地平衡电容耦合与电感耦合。 | ||
搜索关键词: | 电感 电容 耦合 平衡 接线 | ||
【主权项】:
一种用于减小在网络电缆中的多根导线之间的串话的方法,所述方法包括:使用在插座接线盒内的印刷电路板上的第一、第二、第三和第四电气迹线,在数量和相位上抵消在所述插座接线盒内的导线与插头内的导线之间的串话,所述第一、第二、第三和第四电气迹线穿过补偿区域、串话区域和中性区域;在位于所述补偿区域内的第二与第三电气迹线之间和第一与第四电气迹线之间提供电感耦合,所述电感耦合是通过使所述迹线彼此之间以比在所述串话区域或中性区域中相应的迹线之间的距离更靠拢的距离相互平行地延伸来形成的;在位于所述串话区域内的第二与第四电气迹线之间和第一与第三电气迹线之间提供电感耦合,所述电感耦合是通过使所述迹线彼此之间以比在所述补偿区域或中性区域中相应的迹线之间的距离更靠拢的距离相互平行地延伸来形成的;在所述补偿区域与所述串话区域之间提供所述中性区域,所述中性区域不会有任何特意地产生在迹线对之间的电感耦合。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于泛达公司,未经泛达公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910261583.2/,转载请声明来源钻瓜专利网。
- 上一篇:一种移动工作台式笔记本电脑包
- 下一篇:蛋白激酶抑制剂及其使用方法