[实用新型]三相电能计量SOPC芯片无效
申请号: | 200920110438.X | 申请日: | 2009-07-27 |
公开(公告)号: | CN201497778U | 公开(公告)日: | 2010-06-02 |
发明(设计)人: | 袁慧梅;关永 | 申请(专利权)人: | 首都师范大学 |
主分类号: | G01R22/10 | 分类号: | G01R22/10;G01R21/133;G01R11/57 |
代理公司: | 北京慧泉知识产权代理有限公司 11232 | 代理人: | 王顺荣 |
地址: | 100037 北京市海淀区西*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型一种三相电能计量SOPC芯片,包括AD控制器,先进先出数据缓存器,电能计量模块、配置寄存器、NIOSII微处理器、日历时钟接口,数字频率变换器,IIC接口以及LCD控制器;AD控制器的输入端与外部的信号采集板相连,输出端与先进先出数据缓存器的输入端相连;先进先出数据缓存器的输出端连接电能计量模块;该电能计量模块同时与配置寄存器的输入端相连,配置寄存器的输出端与数字频率变换器的输入端相连,数字频率变换器的输出端相连LCD控制器;NIOSII微处理器也同LCD控制器相连,同时NIOSII微处理器连接日历时钟接口及IIC接口;所述的日历时钟接口同时连接外部的日历时钟芯片,IIC接口连接外部的驱动ROM。 | ||
搜索关键词: | 三相 电能 计量 sopc 芯片 | ||
【主权项】:
一种三相电能计量SOPC芯片,其特征在于:芯片内部包括AD控制器,先进先出数据缓存器,电能计量模块、配置寄存器、NIOSII微处理器、日历时钟接口,数字频率变换器,IIC接口以及LCD控制器;所述的AD控制器的输入端与外部的信号采集板相连,输出端与先进先出数据缓存器的输入端相连;先进先出数据缓存器的输出端连接电能计量模块;该电能计量模块同时与配置寄存器的输入端相连,配置寄存器的输出端与数字频率变换器的输入端相连,数字频率变换器的输出端相连LCD控制器;NIOSII微处理器也同LCD控制器相连,同时NIOSII微处理器连接日历时钟接口及IIC接口;所述的日历时钟接口同时连接外部的日历时钟芯片,IIC接口连接外部的驱动ROM。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于首都师范大学,未经首都师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200920110438.X/,转载请声明来源钻瓜专利网。
- 上一篇:随身物品防盗窃或丢失装置
- 下一篇:一种内径测量仪工作台