[实用新型]用于提高Java处理器取指令带宽的字节码缓冲装置无效
申请号: | 200920232365.1 | 申请日: | 2009-09-30 |
公开(公告)号: | CN201548950U | 公开(公告)日: | 2010-08-11 |
发明(设计)人: | 柴志雷;张平;梁久祯;任小龙 | 申请(专利权)人: | 江南大学 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 无锡盛阳专利商标事务所(普通合伙) 32227 | 代理人: | 顾吉云 |
地址: | 214122 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及用于提高Java处理器取指令带宽的字节码缓冲装置。本实用新型中,字节码寄存器、多路选择模块及字节码缓冲顺序相连;字节码寄存器的输入端与指令存储器相连,字节码缓冲的输出端与Java处理器的译码段相连;控制模块的输入端与Java处理器的译码段相连,控制模块的输出端分别与字节码寄存器、多路选择模块及字节码缓冲相连;字节码寄存器是32位的,字节码缓冲是64位的,其高4个字节与Java处理器的译码段相连。本实用新型在字节码缓冲的可用空间不小于4个字节时,从寄存器读取4个字节,并通过多路选择模块将其送到缓冲的正确位置,使待执行字节码总完整存在于高字节中,减少了访存次数,提高了取指令带宽。 | ||
搜索关键词: | 用于 提高 java 处理器 指令 带宽 字节 缓冲 装置 | ||
【主权项】:
用于提高Java处理器取指令带宽的字节码缓冲装置,包括字节码寄存器(2)、多路选择模块(3)、字节码缓冲(4)以及控制模块(1),其特征在于:所述字节码寄存器(2)、多路选择模块(3)及字节码缓冲(4)顺序相连;所述字节码寄存器(2)的输入端与所述指令存储器相连,所述字节码缓冲(4)的输出端与Java处理器的译码段相连;所述控制模块(1)的输入端与Java处理器的译码段相连,所述控制模块(1)的输出端分别与所述字节码寄存器(2)、多路选择模块(3)及字节码缓冲(4)相连,对其进行逻辑控制;所述字节码寄存器(2)是32位的,用来存储从指令存储器读出的以32位为单位的字节码;所述字节码缓冲(4)是64位的,其高4个字节与Java处理器的译码段相连,为其提供一个完整的字节码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江南大学,未经江南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200920232365.1/,转载请声明来源钻瓜专利网。