[实用新型]一种非整数倍插值装置及信号调制系统无效
申请号: | 200920260720.6 | 申请日: | 2009-11-20 |
公开(公告)号: | CN201663654U | 公开(公告)日: | 2010-12-01 |
发明(设计)人: | 李辉亮 | 申请(专利权)人: | 深圳市同洲电子股份有限公司 |
主分类号: | H04N7/01 | 分类号: | H04N7/01;H04N5/14 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518057 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开一种非整数倍插值装置,包括地址控制器、查找表存储器、输入寄存器、乘法器、加法器和输出寄存器;所述地址控制器与查找表存储器相连,用于根据插值后的符号率和固定时钟的频率,计算出存储地址;所述查找表存储器还与乘法器相连,用于根据地址控制器输出的地址查找该地址中预先存储的参数C,并输出到乘法器;所述输入寄存器与乘法器相连,用于接收、缓存、移位信号,并输出到乘法器;所述乘法器还与加法器相连,用于将参数C与寄存器输出的信号相乘,并将结果输入加法器。本实用新型采用基于固定时钟的非整数倍插值滤波,既实现了不同符号率的信号调制,又降低了成本,并且大大提高了信号质量。 | ||
搜索关键词: | 一种 整数 倍插值 装置 信号 调制 系统 | ||
【主权项】:
一种非整数倍插值装置,其特征在于,包括地址控制器、查找表存储器、输入寄存器、乘法器、加法器和输出寄存器;所述地址控制器与查找表存储器相连,用于根据插值后的符号率和固定时钟的频率,计算出存储地址并将所述存储地址输入到查找表存储器;所述查找表存储器还与乘法器相连,用于根据地址控制器输出的地址查找该地址中预先存储的参数C,并输出到乘法器;所述输入寄存器与乘法器相连,用于接收、缓存、移位信号,并输出到乘法器;所述乘法器还与加法器相连,用于将参数C与寄存器输出的信号相乘,并将结果输入加法器;所述加法器还与输出寄存器相连,用于将乘法器输出的结果进行相加,得到结果信号并将结果信号输入到输出寄存器;所述输出寄存器用于缓存并输出所述加法器输出的结果信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市同洲电子股份有限公司,未经深圳市同洲电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200920260720.6/,转载请声明来源钻瓜专利网。