[发明专利]用于低密度奇偶校验解码器的节点信息存储方法和系统无效
申请号: | 200980123073.7 | 申请日: | 2009-06-18 |
公开(公告)号: | CN102067458A | 公开(公告)日: | 2011-05-18 |
发明(设计)人: | 胡建豪;温弘;李定;李峰 | 申请(专利权)人: | NXP股份有限公司 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 潘剑颖 |
地址: | 荷兰艾*** | 国省代码: | 荷兰;NL |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种用于接收与低密度奇偶校验(LDPC)码相关联的信号的接收机。该接收机包括存储器设备、地址生成器、和LDPC解码器。LDPC解码器包括行指示器和位置指示器。存储器设备存储与LDPC解码过程相关的数据。地址生成器生成存储数据的存取地址。LDPC解码器执行LDPC解码过程。行指示器将奇偶校验矩阵中的行指示为父行,并将奇偶校验矩阵中的多个相应的行指示为子行。位置指示器根据父行中每个父非零元素的实际位置顺序,指示父行的每个父非零元素的原始位置顺序。实际位置顺序包括父非零元素的数字顺序。 | ||
搜索关键词: | 用于 密度 奇偶校验 解码器 节点 信息 存储 方法 系统 | ||
【主权项】:
一种接收机,用于接收与低密度奇偶校验LDPC码相关联的信号,所述接收机包括:存储器设备,用于存储与LDPC解码过程相关的数据;与所述存储器设备耦合的地址生成器,用于生成针对所存储数据的存取地址;以及与所述地址生成器耦合的LDPC解码器,用于执行所述LDPC解码过程,其中所述LDPC解码器包括:行指示器,用于将奇偶校验矩阵中的行指示为父行,并将奇偶校验矩阵中的多个相应的行指示为子行;以及与行指示器耦合的位置指示器,所述位置指示器根据父行中每个父非零元素的实际位置顺序,指示所述父行的每个父非零元素的原始位置顺序,其中,所述实际位置顺序包括所述父非零元素的数字顺序。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NXP股份有限公司,未经NXP股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200980123073.7/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类