[发明专利]像素时钟生成器和成像装置有效
申请号: | 200980136196.4 | 申请日: | 2009-09-15 |
公开(公告)号: | CN102159404A | 公开(公告)日: | 2011-08-17 |
发明(设计)人: | 增井成博 | 申请(专利权)人: | 株式会社理光 |
主分类号: | B41J2/44 | 分类号: | B41J2/44;G02B26/12;H04N1/113 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 周少杰 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种像素时钟生成器,包括:分频器4,其基于高频时钟VCLK生成像素时钟PCLK;比较器5,其从当检测到同步信号SPSYNC和EPSYNC时的时间,计算通过积分像素时钟PCLK的周期目标次数RefN而获得的时间的误差Lerr;滤波器6;以及频率计算单元7,其设置分频器4的分频值M。滤波器6和频率计算单元7基于误差Lerr计算像素时钟PCLK的频率的平均,从N周期中的误差Lerr确定参考误差值,基于参考误差值和误差Lerr之间的差,计算N片像素时钟PCLK的频率的偏移值,并且基于通过将循环选择的偏移值和像素时钟PCLK的频率的平均相加而获得的结果,计算分频值M。 | ||
搜索关键词: | 像素 时钟 生成器 成像 装置 | ||
【主权项】:
一种像素时钟生成器,包括:高频时钟生成单元,其生成高频时钟;像素时钟生成单元,其基于高频时钟生成像素时钟;误差计算单元,其检测第一同步信号和第二同步信号,并且计算第一时间段和第二时间段之间的误差,所述第一时间段从当检测到第一同步信号时的时间开始直到当检测到第二同步信号时的时间为止,所述第二时间段通过积分像素时钟的周期目标次数而获得;以及频率设置单元,其基于由误差计算单元计算的误差,设置要由像素时钟生成单元生成的像素时钟的频率,其中所述频率设置单元包括:像素时钟频率平均计算单元,其基于由误差计算单元计算的误差,计算像素时钟的频率的平均;以及像素时钟频率偏移值计算单元,其从由误差计算单元计算的误差,从作为预定操作周期的N周期中的误差确定参考误差值,并且基于参考误差值和所述误差之间的差,计算N片像素时钟的频率的偏移值;并且频率设置单元循环选择由像素时钟频率偏移值计算单元计算的N片偏移值,并且基于通过将选择的偏移值与通过像素时钟频率平均计算单元计算的像素时钟的频率的平均相加而获得的结果,计算由像素时钟生成单元生成的像素时钟的频率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社理光,未经株式会社理光许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200980136196.4/,转载请声明来源钻瓜专利网。