[发明专利]多处理器数据处理系统中的错误检测有效

专利信息
申请号: 200980149473.5 申请日: 2009-11-25
公开(公告)号: CN102246155A 公开(公告)日: 2011-11-16
发明(设计)人: W·C·莫耶;M·J·罗奇福特;D·M·桑托 申请(专利权)人: 飞思卡尔半导体公司
主分类号: G06F15/163 分类号: G06F15/163;G06F9/46;G06F9/30;G06F11/00
代理公司: 中国国际贸易促进委员会专利商标事务所 11038 代理人: 金晓
地址: 美国得*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 提供了一种系统和方法。系统包括第一和第二处理器(12、14)和交叉信号通知接口(22)。第二处理器(14)以与所述第一处理器(12)锁定同步的方式执行指令。交叉信号通知接口(22)耦合在所述第一和第二处理器之间,用于向所述第二处理器(12)发送信号通知所述第一处理器(12)的非预期改变的状态和所述第一处理器(12)中的非预期改变的状态的位置,以便使得所述第二处理器(14)以与所述第一处理器(12)锁定同步的方式模拟所述非预期改变的状态。方法包括:在第一处理器(12)中执行指令;以与所述第一处理器(12)锁定同步的方式在第二处理器(14)中执行所述指令;检测所述第一处理器(12)中的错误状况;将关于所述错误状况的信息传输至所述第二处理器(14);处理所述第一处理器(12)中的错误状况;以及使得所述第一和第二处理器以锁定同步的方式模拟所述错误状况。
搜索关键词: 处理器 数据处理系统 中的 错误 检测
【主权项】:
一种系统,包括:用于执行指令的第一处理器;用于以与所述第一处理器锁定同步的方式执行所述指令的第二处理器;以及交叉信号通知接口,耦合在所述第一和第二处理器之间,用于向所述第二处理器发送信号通知所述第一处理器的非预期改变的状态和所述第一处理器中的非预期改变的状态的位置,以便使得所述第二处理器以与所述第一处理器锁定同步的方式模拟所述非预期改变的状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞思卡尔半导体公司,未经飞思卡尔半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200980149473.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top