[发明专利]基带芯片多载扇上下行链路帧定时方法、基带芯片及系统有效
申请号: | 201010105844.4 | 申请日: | 2010-02-03 |
公开(公告)号: | CN101789822A | 公开(公告)日: | 2010-07-28 |
发明(设计)人: | 李超 | 申请(专利权)人: | 深圳市海思半导体有限公司 |
主分类号: | H04B7/26 | 分类号: | H04B7/26 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 刘芳 |
地址: | 518129 广东省深圳*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种基带芯片多载扇上下行链路帧定时方法、基带芯片及系统,其中上行链路帧定时方法包括:获取天线接收数据帧的基准帧定时和系统帧号;获取基带芯片接收各个载扇的数据帧的实际帧定时,所述实际帧定时等于所述基准帧定时加上预先获取的基带芯片与天线之间的与各个载扇对应的延时;从所述实际帧定时开始搜索各个载扇的数据帧的帧头;搜索到载扇的数据帧的帧头后开始接收载扇的数据帧。本发明实施例提供的方法、基带芯片及系统,实现了基带芯片多载扇数据帧上行链路的帧定时。 | ||
搜索关键词: | 基带 芯片 多载扇上 下行 链路帧 定时 方法 系统 | ||
【主权项】:
一种基带芯片多载扇上行链路帧定时方法,其特征在于,包括:获取天线接收数据帧的基准帧定时和系统帧号;获取基带芯片接收各个载扇的数据帧的实际帧定时,所述实际帧定时等于所述基准帧定时加上预先获取的基带芯片与天线之间的与各个载扇对应的延时;从所述实际帧定时开始搜索各个载扇的数据帧的帧头;搜索到载扇的数据帧的帧头后开始接收载扇的数据帧。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市海思半导体有限公司,未经深圳市海思半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010105844.4/,转载请声明来源钻瓜专利网。