[发明专利]避免在相位内插电路中时钟切换造成脉冲的方法及装置有效

专利信息
申请号: 201010136467.0 申请日: 2010-03-12
公开(公告)号: CN101854162A 公开(公告)日: 2010-10-06
发明(设计)人: 刘烨 申请(专利权)人: 瑞昱半导体股份有限公司
主分类号: H03K5/13 分类号: H03K5/13
代理公司: 北京市柳沈律师事务所 11105 代理人: 史新宏
地址: 中国台湾新*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明为避免在相位内插电路中时钟切换造成脉冲的方法及装置,其在相位切换过程中,将输出相位全部选择在未发生相位切换的时钟相位上,从而避免了时钟切换带来的脉冲对输出时钟的影响。相较于传统通过控制时钟切换时序来实现去除脉冲的做法,本发明进一步利用相位旋转器的改善来消除输出时钟的脉冲,实现相位内插电路的无脉冲相位切换。
搜索关键词: 避免 相位 内插 电路 时钟 切换 造成 脉冲 方法 装置
【主权项】:
一种避免在一相位内插电路中时钟切换造成脉冲的方法,其包括:提供一参考信号;产生多组对该参考信号的相关相位信号;选取该多组对该参考信号的相关相位信号中依序为一第一相位信号、一第二相位信号以及一第三相位信号的三个相邻信号;输入该第一相位信号及该第二相位信号至该相位内插电路的二输入端以按一第一比例产生一第一相位内插信号;判断该第一相位信号或该第三相位信号是否为高电压;若是,同时输入该第二相位信号至该相位内插电路的该二输入端以产生一瞬时相位内插信号;若否,则直接执行下一步;以及输入该第二相位信号及该第三相位信号至该相位内插电路的该二输入端以按一第二比例产生一第二相位内插信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010136467.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top