[发明专利]用于抵消强化后输入信号的高频衰减电路架构无效

专利信息
申请号: 201010153000.7 申请日: 2010-04-20
公开(公告)号: CN102237857A 公开(公告)日: 2011-11-09
发明(设计)人: 朱政辉 申请(专利权)人: 英业达股份有限公司
主分类号: H03H7/24 分类号: H03H7/24
代理公司: 北京科龙寰宇知识产权代理有限责任公司 11139 代理人: 孙皓晨
地址: 中国台*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明是一种用于抵消强化后输入信号的高频衰减电路架构,提出一种强化高频信号(Emphasis)的信号强化方式,在集成电路的传输端设置有一强化高频信号,从传输端到接受端的二条差模传输线之间并联一电容,简单来说就是利用增强高频信号的能量,进而抵抗差模传输线所造成高频损耗。而当差模传输线走线较短时,也就是高频损耗较弱时,强化高频信号相形的下就产生了过度强化的结果,可利用简单的并联电容于差模传输线上,增强对于高频信号的损耗,进而达到补偿的效果。
搜索关键词: 用于 抵消 强化 输入 信号 高频 衰减 电路 架构
【主权项】:
一种用于抵消强化后输入信号的高频衰减电路架构,其特征在于,在集成电路的传输端设置有一强化高频信号,从传输端到接受端的二条差模传输线之间并联一电容,用以衰减高频信号,使高频信号达到规范区域内的数值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英业达股份有限公司,未经英业达股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010153000.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top