[发明专利]基于分合思想的并行计算硬件结构有效
申请号: | 201010153840.3 | 申请日: | 2010-04-20 |
公开(公告)号: | CN101833439A | 公开(公告)日: | 2010-09-15 |
发明(设计)人: | 汪玉;单羿;杨华中 | 申请(专利权)人: | 清华大学 |
主分类号: | G06F9/38 | 分类号: | G06F9/38;G06F9/50 |
代理公司: | 北京清亦华知识产权代理事务所(普通合伙) 11201 | 代理人: | 廖元秋 |
地址: | 100084 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出一种基于分合的思想的并行计算硬件电路结构,包括:多个第一并行计算单元和多个第二并行计算单元;任务调度器,用于对所述多个第一并行计算单元和多个第二并行计算单元进行控制;全局存储器,用于存储全局数据;本地存储器,用于在计算开始后,存储所述多个第一并行计算单元计算的中间结果,并提供给所述多个第二并行计算单元;和数据控制器,用于为所述多个第一并行计算单元和所述任务调度器提供数据。利用本发明实施例提出的针对并行计算应用的硬件结构,可有效地掩盖了调度、同步和通信的设计思考,使设计者可以直接关注算法的计算部分的表述,因此能够降低并行电路设计复杂度,且能够很大程度缩小电路设计与实现的时间。 | ||
搜索关键词: | 基于 分合 思想 并行 计算 硬件 结构 | ||
【主权项】:
一种基于分合的思想的并行计算硬件电路结构,其特征在于,包括:多个第一并行计算单元,用于进行分操作的计算;多个第二并行计算单元,用于进行合操作的计算;任务调度器,用于对所述多个第一并行计算单元和多个第二并行计算单元进行控制以使所述多个第一并行计算单元和多个第二并行计算单元同时进行分操作和合操作;全局存储器,用于存储全局数据;本地存储器,用于在计算开始后,存储所述多个第一并行计算单元计算的中间结果,并提供给所述多个第二并行计算单元;和数据控制器,用于为所述多个第一并行计算单元和所述任务调度器提供数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010153840.3/,转载请声明来源钻瓜专利网。
- 上一篇:人机界面中焦点元素导航方法
- 下一篇:一种手持设备通讯录的拼音反查方法