[发明专利]选择性Zigzag电源屏蔽开关管面积及最小空闲时间优化无效
申请号: | 201010169787.6 | 申请日: | 2010-05-12 |
公开(公告)号: | CN102243669A | 公开(公告)日: | 2011-11-16 |
发明(设计)人: | 骆祖莹;黄琨 | 申请(专利权)人: | 北京师范大学 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100875 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于集成电路设计领域,具体涉及集成电路低功耗设计中的选择性Zigzag电源屏蔽优化算法。现有的电源屏蔽技术的开关管面积开销很大,本发明提出一种针对双阈值电路的选择性Zigzag电源屏蔽的优化算法。首先选择性的关断处于低阈值决定态的逻辑门,从而减少需要关闭的门的数量。又由于相同面积的上下开关管的等效电阻不同,对上下开关管的面积进行最优分配,使总的面积开销最小。提出一种针对Zigzag电源屏蔽的精确的最小空闲时间的计算方法,证明了使用本发明的优化算法也可以使最小空闲时间减小。与给每个门分配一个开关管的选择性Zigzag电源屏蔽方法相比,开关管面积开销减小了84%,最小空闲时间减小了35%。本发明可以广泛应用于低功耗的电路中,对电路的设计有重要的指导意义。 | ||
搜索关键词: | 选择性 zigzag 电源 屏蔽 开关 面积 最小 空闲 时间 优化 | ||
【主权项】:
选择性Zigzag电源屏蔽开关管面积及最小空闲时间优化算法,其特征在于对于双阈值CMOS电路,输入休眠向量使得处于高阈值和非决定态的逻辑门的漏电流最小,选择性的使用Zigzag电源屏蔽技术关断处于低阈值和决定态的逻辑门,减小需要关闭的门的个数。再对上开关管和下开关管的面积进行最优分配使得总的面积开销最小。提出了Zigzag电源屏蔽的最小空闲时间的计算方法。在面积减小的同时,最小空闲时间得到减小。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京师范大学,未经北京师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010169787.6/,转载请声明来源钻瓜专利网。