[发明专利]一种基于多核的运动模糊图像复原系统无效

专利信息
申请号: 201010189839.6 申请日: 2010-06-02
公开(公告)号: CN101882302A 公开(公告)日: 2010-11-10
发明(设计)人: 许廷发;冯亮;梁炯;石明珠;倪国强 申请(专利权)人: 北京理工大学
主分类号: G06T5/00 分类号: G06T5/00;G11B20/10
代理公司: 北京理工大学专利中心 11120 代理人: 杨志兵;高燕燕
地址: 100081 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于多核的运动模糊图像复原系统,该系统中的预处理和逻辑中转模块将视频采集和解码模块采集到的视频帧进行预处理后暂存在高速数据缓存模块,预处理模块核心计算采用FPGA完成,高速数据缓存模块基于DDR SDRAM;双核处理模块通过预处理和逻辑中转模块读取高速数据缓存中的视频帧并进行图像补偿,双核处理模块采用两个DSP构建,并行处理后的视频在回放模块中回放。本系统把对视频的处理工作分配给两部分,经FPGA的预处理加上基于DDR SDRAM数据缓存的高速读写,双DSP核心并行计算的高效性能够更有效的完成图像补偿和复原的任务。
搜索关键词: 一种 基于 多核 运动 模糊 图像 复原 系统
【主权项】:
一种基于多核的运动模糊图像复原系统,其特征在于:该系统包括:视频采集和解码模块、预处理和逻辑中转模块、由n个并联的数字信号处理器DSP组成的双核处理模块、由n个双数据速率同步动态随机访问存储器DDR SDRAM组成的高速数据缓存模块,以及视频编码和回放模块,n个DDR SDRAM对应n个数字信号处理器DSP;n为大于或等于2的整数;上述各模块的连接关系为:视频采集和解码模块连接所述预处理和逻辑中转模块;所述预处理和逻辑中转模块采用现场可编程逻辑门阵列FPGA实现,连接DSP的外部存储器接口EMIF和DDR SDRAM;所述双核处理模块连接所述预处理和逻辑中转模块,该双核处理模块中的n个DSP采用并行处理方式,n个DSP相互之间的握手通过连到FPGA上的各个DSP的中断、通用I/O管脚来实现;所述高速数据缓存模块中的n个DDR SDRAM连接所述预处理和逻辑中转模块;所述视频编码和回放模块连接所述预处理和逻辑中转模块;上述各模块的工作流程为:①所述视频采集和解码模块将采集并解码的每帧图像数据发送给预处理和逻辑中转模块;②预处理和逻辑中转模块对视频采集和解码模块输出的每帧图像数据进行预处理,将预处理后的图像数据分为n部分,通过FPGA实现的DDR控制器以突发模式将n部分的图像数据分别存储在n个DDR SDRAM中;其中,DDR控制器在时钟的上升沿和下降沿传输数据;③每个DSP通过所述预处理和逻辑中转模块从自身对应的DDRSDRAM获取中图像数据,并进行图像复原,将复原后的图像发送给预处理和逻辑中转模块;④预处理和逻辑中转模块将各DSP复原的图像合并成完整的一帧图像并输出给视频编码和回放模块;⑤视频编码和回放模块编码和回放预处理和逻辑中转模块合并成的完整图像。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京理工大学,未经北京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010189839.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top