[发明专利]LDPC码固定比特位的编译码设备无效
申请号: | 201010199384.6 | 申请日: | 2010-06-12 |
公开(公告)号: | CN101873197A | 公开(公告)日: | 2010-10-27 |
发明(设计)人: | 周亮;文红;徐芬;赵乾;黄辰 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H04L1/00 | 分类号: | H04L1/00;H03M13/11 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 611731 四川省*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种降低LDPC码错误平层的编、译码方法,提供了一种灵活、高效、低复杂度的编、译码方法,该方案能利用较小的带宽、在不明显增加系统复杂度的同时能够显著提高系统传输性能,易于实现。在LDPC码出现错误平层的信噪比下,利用仿真找出引起错误平层的关键陷阱集比特位置,在确定满足编码速率的条件下,固定这些比特位进行信息传输,有了这些固定位确定的软信息,再利用更新译码算法,使得译码时能跳出陷阱集,从而达到错误平层减低或消除、以提高LDPC码译码性能的目的。本发明是基于LDPC码的软判决译码算法。其中心思想是:在LDPC编码时,固定传输信息中的某些比特位,即收发双方都确知某些比特位为0或1(二元LDPC码),这些固定比特位的选取旨在打破陷阱集;在译码时,能得到确知位的准确信息,从而改进原有的迭代译码算法,以达到降低或消除错误平层的目的;并且有了这些固定位确定的软信息,译码迭代次数将减少,译码速度将加快。 | ||
搜索关键词: | ldpc 固定 比特 译码 设备 | ||
【主权项】:
提供了一种降低LDPC码错误平层的编、译码方法。该方法包含以下步骤:在确定满足编码速率的条件下,固定引起错误平层的关键陷阱集比特位置进行信息传输,即收发双方都确知某些比特位为0或1(二元LDPC码);在译码时,固定比特位置软信息采用确定值,而不是信道输入值进行译码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010199384.6/,转载请声明来源钻瓜专利网。