[发明专利]一种多协议UHF RFID读写器基带信号处理SOC芯片无效
申请号: | 201010202329.8 | 申请日: | 2010-06-18 |
公开(公告)号: | CN101894281A | 公开(公告)日: | 2010-11-24 |
发明(设计)人: | 栗华;潘勇;王洪君;张琳;赵斌;李言飞;杨新涛 | 申请(专利权)人: | 山东大学 |
主分类号: | G06K17/00 | 分类号: | G06K17/00 |
代理公司: | 济南金迪知识产权代理有限公司 37219 | 代理人: | 于冠军 |
地址: | 250100 山*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种多协议UHF RFID读写器基带信号处理SOC芯片,包括CPU模块、片内总线、存储器接口、DAC输出通道、ADC输入通道、UHF RFID硬件多协议处理单元、人机接口、高速通信接口、低速通信接口、定时器模块、JTAG接口模块和主时钟模块;高速系统总线和低速外设总线之间通过DMA控制器和总线桥连接在一起,每条总线都设有地址译码器和总线仲裁器;CPU模块、存储器接口、人机接口、多协议处理单元、JTAG接口模块以及高速通信接口均与高速系统总线连接;低速通信接口、定时器模块和主时钟模块与低速外设总线连接。本发明可以非常方便地实现高集成度、低成本、低功耗、高通用性的手持式UHF RFID读写器。 | ||
搜索关键词: | 一种 协议 uhf rfid 读写 基带 信号 处理 soc 芯片 | ||
【主权项】:
一种多协议UHF RFID读写器基带信号处理SOC芯片,包括CPU模块、片内总线、存储器接口、DAC输出通道、ADC输入通道、UHF RFID硬件多协议处理单元、人机接口、高速通信接口、低速通信接口、定时器模块、JTAG接口模块和主时钟模块;其特征是:片内总线包括高速系统总线和低速外设总线,两条总线之间通过DMA控制器和总线桥连接在一起,每条总线都设有地址译码器和总线仲裁器;CPU模块、存储器接口、人机接口、UHF RFID硬件多协议处理单元、JTAG接口模块以及高速通信接口均与高速系统总线连接;低速通信接口、定时器模块和主时钟模块与低速外设总线连接;高速通信接口、DAC输出通道和ADC输入通道与DMA控制器连接;在CPU模块中包含有低功耗控制模块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东大学,未经山东大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010202329.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种基于标准差与偏斜度的模拟电路故障诊断神经网络方法
- 下一篇:分断端子