[发明专利]一种异步迭代的多位整型乘法器及其计算方法无效
申请号: | 201010204727.3 | 申请日: | 2010-06-18 |
公开(公告)号: | CN101866278A | 公开(公告)日: | 2010-10-20 |
发明(设计)人: | 刘怡俊 | 申请(专利权)人: | 广东工业大学 |
主分类号: | G06F7/523 | 分类号: | G06F7/523 |
代理公司: | 广州粤高专利商标代理有限公司 44102 | 代理人: | 林丽明 |
地址: | 510006 广东省广州*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于64位计算机乘法器领域。特别涉及一种异步迭代的64位整型乘法器一种异步迭代的多位整型乘法器及其计算方法。本发明电路包括一个用于存放被乘数的寄存器R1,一个用于存放乘数和中间计算值的移位寄存器R2,一个用于进行迭代加法的加法器A1,移位寄存器R2在移位信号R2_CLK的作用下向右移动移位;寄存器R1和R2都与初始化信号Req连接;还包括一个用于检测乘数高位零的个数,从而动态改变迭代乘法器累加次数的加法循环次数控制器,所述加法循环次数控制器通过移位信号R2_CLK与移位寄存器R2连接。本发明采用循环次数控制器检测高位零的个数,动态改变迭代乘法器累加的次数,加快乘法器的速度,使得该乘法器可以节省大量的运算时间。 | ||
搜索关键词: | 一种 异步 整型 乘法器 及其 计算方法 | ||
【主权项】:
一种异步迭代的多位整型乘法器,包括一个用于存放被乘数的寄存器R1,一个用于存放乘数和中间计算值的移位寄存器R2,一个用于进行迭代加法的加法器A1,移位寄存器R2在移位信号R2_CLK的作用下向右移动移位;寄存器R1和R2都与初始化信号Req连接;其特征在于:还包括一个用于检测乘数高位零的个数,从而动态改变迭代乘法器累加次数的加法循环次数控制器,所述加法循环次数控制器通过移位信号R2_CLK与移位寄存器R2连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东工业大学,未经广东工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010204727.3/,转载请声明来源钻瓜专利网。