[发明专利]锁相环电路无效

专利信息
申请号: 201010215423.7 申请日: 2010-06-24
公开(公告)号: CN101944911A 公开(公告)日: 2011-01-12
发明(设计)人: 源代裕治 申请(专利权)人: 索尼公司
主分类号: H03L7/08 分类号: H03L7/08;H03L7/099
代理公司: 北京市柳沈律师事务所 11105 代理人: 黄小临
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种锁相环电路,包括:主路径,通过该主路径传播输入信号并且输出实际信号;主反馈路径,通过该主反馈路径将实际信号反馈回所述主路径的输入级;以及局部反馈路径,通过该局部反馈路径执行从所述主路径的中间的路径到输入级侧的中间的路径的反馈;主路径包括相位检测器、环路滤波器、以及受控振荡器,局部反馈路径包括复制物部分、延迟部分、第一减法器、以及第二减法器。
搜索关键词: 锁相环 电路
【主权项】:
一种锁相环电路,包括:主路径,通过该主路径传播输入信号并且输出实际信号;主反馈路径,通过该主反馈路径将实际信号反馈回所述主路径的输入级;以及局部反馈路径,通过该局部反馈路径执行从所述主路径的中间的路径到输入级侧的中间的路径的反馈;所述主路径包括:相位检测器,布置在输入级中,被配置为检测输入信号和实际信号的相位;环路滤波器,布置在所述相位检测器的输出侧;以及受控振荡器,被配置为以对应于来自所述环路滤波器的输出信号的频率进行振荡以产生振荡信号,由此将振荡信号作为实际信号输出到所述主反馈路径,以及所述局部反馈路径包括:复制物部分,向其输入来自所述环路滤波器的输出信号,并且该复制物部分起所述受控振荡器的复制物的作用;延迟部分,被配置将来自所述复制物部分的输出信号延迟电路死区时间;第一减法器,被配置为获得至延迟部分的输入信号和来自所述延迟部分的输出信号之间的差;以及第二减法器,被配置为从来自所述第一减法器的输出信号中减去通过将所述环路滤波器内的内部信号乘以恒定值而获得的信号,由此将作为结果的信号输出到所述环路滤波器的输入侧。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼公司,未经索尼公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010215423.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top