[发明专利]基于可逆“ZS”系列门的阵列乘法器的设计与实现方法无效
申请号: | 201010257572.X | 申请日: | 2010-08-19 |
公开(公告)号: | CN101923457A | 公开(公告)日: | 2010-12-22 |
发明(设计)人: | 周日贵;施洋 | 申请(专利权)人: | 华东交通大学 |
主分类号: | G06F7/53 | 分类号: | G06F7/53 |
代理公司: | 南昌市平凡知识产权代理事务所 36122 | 代理人: | 姚伯川 |
地址: | 330013 *** | 国省代码: | 江西;36 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种基于可逆“ZS”系列门的阵列乘法器的设计与实现方法,该方法将量子计算机中可逆的含义与真值表输入输出一一对应联系在一起,设计一种真值表输入输出一一对应的系列可逆逻辑门-“ZS1”、“ZS2”和“ZS3”门以及只含有双量子比特受控门和单量子比特门的该系列门的量子线路图;所述方法以Toffoli门为基础,设计了三种接受不同符号输入并得到相应符号输出的加法电路;所述方法以“ZS”系列门为基础,设计了可逆最优化的乘法线路结构,即量子阵列乘法器。该可逆阵列乘法器能够采用类似人工计算的方法以较高的运算速度完成有符号数的乘法运算,同时内部结构规则性强,并易于扩展。本发明适用于量子系统线路设计和应用,对于量子超大规模集成电路的设计实现将会有一定的促进作用。 | ||
搜索关键词: | 基于 可逆 zs 系列 阵列 乘法器 设计 实现 方法 | ||
【主权项】:
一种基于可逆“ZS”系列门的阵列乘法器的设计与实现方法,其特征在于,所述方法将量子计算机中可逆的含义与真值表输入输出一一对应联系在一起,设计一种真值表输入输出一一对应的系列可逆逻辑门 “ZS1”、“ZS2”和“ZS3”门以及只含有双量子比特受控门和单量子比特门的该系列门的量子线路图;所述方法以Toffoli门为基础,设计了三种接受不同符号输入并得到相应符号输出的的加法电路;所述方法以“ZS”系列门为基础,设计了可逆最优化的乘法线路结构,即量子阵列乘法器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华东交通大学,未经华东交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010257572.X/,转载请声明来源钻瓜专利网。