[发明专利]电路板制作方法有效

专利信息
申请号: 201010504723.7 申请日: 2010-10-13
公开(公告)号: CN102448252A 公开(公告)日: 2012-05-09
发明(设计)人: 白耀文 申请(专利权)人: 宏恒胜电子科技(淮安)有限公司;臻鼎科技股份有限公司
主分类号: H05K3/06 分类号: H05K3/06
代理公司: 暂无信息 代理人: 暂无信息
地址: 223005 江苏省*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种电路板制作方法,包括步骤:提供电路基板,所述电路基板包括铜箔层,所述铜箔层的厚度大于或等于100微米,所述铜箔层具有第一线路区、靠近第一线路区的第二线路区以及位于第一线路区与第二线路区之间的第一蚀刻区;以及通过两次以上的蚀刻工序去除第一蚀刻区的铜箔层,从而在去除第一蚀刻区的铜箔层后,使得第一线路区构成第一线路,使得第二线路区构成第二线路,其中,每次蚀刻工序均包括步骤:在铜箔层表面形成图案化的光致抗蚀剂层,以遮蔽第一线路区的铜箔层和第二线路区的铜箔层,并暴露出第一蚀刻区的铜箔层;蚀刻第一蚀刻区的铜箔层时,蚀刻深度在50微米至75微米之间;以及去除图案化的光致抗蚀剂层。
搜索关键词: 电路板 制作方法
【主权项】:
一种电路板制作方法,包括步骤:提供电路基板,所述电路基板包括铜箔层,所述铜箔层的厚度大于或等于100微米,所述铜箔层具有第一线路区、靠近第一线路区的第二线路区以及位于第一线路区与第二线路区之间的第一蚀刻区;以及通过两次以上的蚀刻工序去除第一蚀刻区的铜箔层,从而在去除第一蚀刻区的铜箔层后,使得第一线路区构成第一线路,使得第二线路区构成第二线路,其中,每次蚀刻工序均包括步骤:在铜箔层表面形成图案化的光致抗蚀剂层,以遮蔽第一线路区的铜箔层和第二线路区的铜箔层,并暴露出第一蚀刻区的铜箔层;蚀刻第一蚀刻区的铜箔层时,蚀刻深度在50微米至75微米之间;去除图案化的光致抗蚀剂层。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宏恒胜电子科技(淮安)有限公司;臻鼎科技股份有限公司,未经宏恒胜电子科技(淮安)有限公司;臻鼎科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010504723.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top