[发明专利]一种数字GSM时隙ALC的实现方法无效
申请号: | 201010522006.7 | 申请日: | 2010-10-26 |
公开(公告)号: | CN101969687A | 公开(公告)日: | 2011-02-09 |
发明(设计)人: | 金淮东;王文元;王利强 | 申请(专利权)人: | 三维通信股份有限公司 |
主分类号: | H04W52/36 | 分类号: | H04W52/36;H04W52/52;H04W88/04 |
代理公司: | 杭州九洲专利事务所有限公司 33101 | 代理人: | 陈继亮 |
地址: | 310053 浙江省杭州市*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种数字GSM时隙ALC的实现方法,步骤如下:直放站接收射频信号,经过衰减器、模拟混频、模拟/数字转化器之后送入FPGA。FPGA内部的ALC算法包括两个模块:单时隙功率统计模块和衰减逻辑控制模块,数据进入单时隙功率统计模块完成单时隙(突发脉冲)的功率统计,并将最大时隙功率值送入衰减逻辑控制模块和上位机的配置的直放站允许的最大和最小功率值进行比较,然后决定是增加还是减少衰减器的衰减幅度。本发明有益的效果是:本发明实现了GSM数字直放站ALC的功能,其基于在FPGA内实现ALC算法,然后对外部的数字衰减器进行控制,达到限制直放站输入信号电平的目的。 | ||
搜索关键词: | 一种 数字 gsm 时隙 alc 实现 方法 | ||
【主权项】:
一种数字GSM时隙ALC的实现方法,其特征是:步骤如下:(1)、直放站接收射频信号经过数字衰减器、模拟混频模块、模拟/数字转化器之后送入现场可编程门阵列FPGA,FPGA内部的ALC模块包括两个模块:单时隙功率统计模块和衰减逻辑控制模块;(2)、单时隙功率统计模块对模拟/数字转化器送过来的数据进行功率统计,采用在单时隙时间内统计功率的形式,对不断过来的时隙,在一段时间内,找出最大统计功率;具体为:对单时隙时间的采样点功率进行累加,将累加得到的值与之前一段时间内统计出来的的最大功率值进行比较,如果比之前最大的统计功率大,那么当前统计功率值替代之前最大统计功率值,锁存最大统计功率值;(3)、每一个单时隙时间内,衰减逻辑控制模块将最大统计功率值转换为最大平均功率值,然后和系统配置的最大和最小平均功率值进行比较,如果实际的最大平均功率值大于配置的最大值平均功率值,那么就增加衰减器的衰减幅度,如果实际的最大平均功率值小于配置的最小值平均功率值,那么就减小衰减器的衰减幅度。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三维通信股份有限公司,未经三维通信股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010522006.7/,转载请声明来源钻瓜专利网。