[发明专利]基为16的高速Montgomery模乘法器VLSI无效
申请号: | 201010563453.7 | 申请日: | 2010-11-27 |
公开(公告)号: | CN101986261A | 公开(公告)日: | 2011-03-16 |
发明(设计)人: | 范益波;袁帅;方井霞 | 申请(专利权)人: | 无锡高枕科技有限公司 |
主分类号: | G06F7/72 | 分类号: | G06F7/72 |
代理公司: | 北京中恒高博知识产权代理有限公司 11249 | 代理人: | 夏晏平 |
地址: | 214028 江苏省无锡*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了基为16的高速Montgomery模乘法器VLSI,包括N个MMCell运算单元、FIFO存储单元与2选1的数据选择单元。本发明所述基为16的高速Montgomery模乘法器VLSI,可以克服现有技术中平均性能低、时钟频率低、硬件开销大与实用性差等缺陷,以实现平均性能高、时钟频率高、硬件开销小与实用性好的优点。 | ||
搜索关键词: | 16 高速 montgomery 乘法器 vlsi | ||
【主权项】:
基为16的高速Montgomery模乘法器VLSI,其特征在于,包括N个MM Cell运算单元、FIFO存储单元与2选1的数据选择单元,其中:在所述N个MM Cell运算单元中,每个MM Cell运算单元的乘数输入端均与乘数X(i)连接,第一MM Cell运算单元的控制信号输入端与控制信号连接、被乘数输入端与被乘数Y(i)连接、模数输入端与模数M(i)连接,N个MM Cell运算单元依次串接;第N MM Cell运算单元的输出端,依次经FIFO存储单元与2选1的数据选择单元后,反馈输入至第一MM Cell运算单元;所述2选1的数据选择单元的控制信号输入端,与N个MM Cell运算单元的控制信号连接;N与i均为整数,X、Y与M都是位长为N的整数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡高枕科技有限公司,未经无锡高枕科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010563453.7/,转载请声明来源钻瓜专利网。