[发明专利]一种处理器Cordic迭代运算方法及电路有效
申请号: | 201010578225.7 | 申请日: | 2010-12-08 |
公开(公告)号: | CN102073471A | 公开(公告)日: | 2011-05-25 |
发明(设计)人: | 李松 | 申请(专利权)人: | 东莞市泰斗微电子科技有限公司 |
主分类号: | G06F7/48 | 分类号: | G06F7/48 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 523070 广东省东莞市南城*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种处理器Cordic迭代运算方法,所述方法包括,输入步骤,输入Xn和Yn;并行移位步骤,以并行的方式将所述输入Xn和Yn进行移位操作,所述移位操作至少包括n位移位,n+1位移位,2n+1位移位;并行加减法运算步骤,根据所述输入的Xn和Yn、及所述并行移位步骤的结果,并行计算并输出Xn+i及Yn+i的值,其中i大于或等于2。采用上面的方法及电路后,可以有效的提高Cordic迭代运算的速度和频率,提高Cordic浮点协处理器的运算性能,并且采用多时钟周期的迭代周期用于平衡迭代运算和控制电路的时序延迟。 | ||
搜索关键词: | 一种 处理器 cordic 运算 方法 电路 | ||
【主权项】:
一种处理器Cordic迭代运算方法,其特征在于,所述方法包括,输入步骤,输入Xn和Yn;并行移位步骤,以并行的方式将所述输入Xn和Yn进行移位操作,所述移位操作至少包括n位移位,n+1位移位,2n+1位移位;并行加减法运算步骤,根据所述输入的Xn和Yn、及所述并行移位步骤的结果,并行计算并输出Xn+i及Yn+i的值,其中i大于或等于2。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东莞市泰斗微电子科技有限公司,未经东莞市泰斗微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010578225.7/,转载请声明来源钻瓜专利网。
- 上一篇:工程燃料原料
- 下一篇:一种镐形截齿的生产方法