[发明专利]一种在闪存控制器中RS纠检错算法的高效利用方法有效

专利信息
申请号: 201010601301.1 申请日: 2010-12-17
公开(公告)号: CN102543207A 公开(公告)日: 2012-07-04
发明(设计)人: 刘升;张伟 申请(专利权)人: 西安奇维测控科技有限公司
主分类号: G11C29/42 分类号: G11C29/42
代理公司: 暂无信息 代理人: 暂无信息
地址: 710077 陕西省西安*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种在闪存控制器中RS纠检错算法的高效利用方法,该方法包括:提供两个RS纠检错算法模块,使用双倍频时钟分时复用,完成32位数据接口数据的并行编译码运算。本发明对RS纠检错算法模块模块采用串并结合,分时复用的方法,减少了资源占用,不影响数据传输速率,并保证RS码的纠检错性能;纠检错性能出色,延长闪存使用寿命;RS纠检错算法模块串行接入,保证数据的流水线操作。
搜索关键词: 一种 闪存 控制器 rs 检错 算法 高效 利用 方法
【主权项】:
一种在闪存控制器中RS纠检错算法的高效利用方法,其特征在于,该方法包括:提供两个RS纠检错算法模块,使用双倍频时钟分时复用,完成32位数据接口数据的并行编译码运算;具体是:1)首先将32位数据线分成高16位和低16位,分别送到两个RS模块,则每个RS纠检错算法模块只需要完成16位数据接口的编译码计算;2)对于16bit位宽的数据,先给到1个16bit位宽的缓存中,当缓存中的数据有效之后,使用一个2倍频的时钟,在第一个时钟先读出缓存中的低8bit数据作为第一个原始数据送到RS纠检错算法模块,在第二个时钟读出高8bit数据作为第二个原始数据送到RS纠检错算法模块,循环进行,直到所有数据全部给到RS纠检错算法模块;3)在编译码结果输出时,第一个时钟将结果给到输出缓存的低8位,第二个时钟将结果给到输出缓存的高8位,循环进行,直到所有结果全部输出,同时,当输出缓存中数据有效由,采用原始时钟将数据读出,最后,在将两个16bit的数据合并之后输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安奇维测控科技有限公司,未经西安奇维测控科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010601301.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top