[发明专利]一种RRU级联光纤时延调整方法及装置有效

专利信息
申请号: 201010605444.X 申请日: 2010-12-27
公开(公告)号: CN102082608A 公开(公告)日: 2011-06-01
发明(设计)人: 王冉;杜仲;周世军;江浩洋;邢凌燕;陈付齐;汪洋 申请(专利权)人: 武汉邮电科学研究院
主分类号: H04B10/12 分类号: H04B10/12;H04W88/08
代理公司: 武汉开元知识产权代理有限公司 42104 代理人: 唐正玉
地址: 430074 湖*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种RRU级联光纤时延调整方法及装置,装置由二个激光器、FPGA模块、CPU组成,FPGA模块分别与二个激光器、CPU相连;FPGA模块获得本级RRU的ID,根据CPU的配置调整时延,将下一级RRU的上行数据同本级RRU的上行数据合成,计算BBU配置时延所需的各个帧头之间的距离;CPU模块获取BBU配置时延的参数,并根据本级RRU的ID号进行调整,同时检测时延配置是否完成,没有则复位光口进而从新调整帧头位置直至时延调整完成。本发明具有简单、快速、稳定的特点,保证整个级联链路的正常通信。
搜索关键词: 一种 rru 级联 光纤 调整 方法 装置
【主权项】:
RRU级联光纤时延调整装置,由二个激光器(0,1)、FPGA、CPU组成,其特征在于:FPGA分别与二个激光器、CPU相连;激光器0用于下行链路数据的接收和上行链路数据的发送,以完成本级RRU与上一级RRU或BBU的通信;FPGA的数据解析模块完成本级RRU的ID号获取;FPGA的串/并转换模块负责完成高速差分串行信号与并行数据的转换,并完成8B/10B编解码;FPGA的数据合成模块完成本级RRU同下级RRU上行数据的整合以及判断时延调整是否完成;FPGA的时延调整模块根据CPU的配置值完成时延调整功能;FPGA的上行数据处理模块完成接收数字中频信号;CPU完成时延调整值的或其及配置;激光器1用于下行链路数据的发送和上行链路数据的接收,以完成本级RRU与下一级RRU的通信。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉邮电科学研究院,未经武汉邮电科学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010605444.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top