[发明专利]一种高速数字模拟转换电路及其工作方法无效
申请号: | 201010616016.7 | 申请日: | 2010-12-30 |
公开(公告)号: | CN102075192A | 公开(公告)日: | 2011-05-25 |
发明(设计)人: | 戴宇杰;邹玉峰;张小兴;吕英杰 | 申请(专利权)人: | 天津南大强芯半导体芯片设计有限公司 |
主分类号: | H03M1/66 | 分类号: | H03M1/66 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 300457 天津市*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种高速数字模拟转换电路,其特征在于它是由两个或两个以上的D/A子系统组成,每一个D/A子系统之间采用分段电流陀结构;且均由DAC转换模块、锁存器单元、译码器电路、开关阵列电路、单位电流源阵列电路、二进制加权电流源电路和2个电阻ROUT组成;其优越性:①提高了电路的可靠性;②提高DAC的转换速度,误差低;③有效消除噪声及失调误差;④实现高速度和高精度的数字模拟模转换功能;⑤电路构成结构清晰,操作方便,实用性强。 | ||
搜索关键词: | 一种 高速 数字 模拟 转换 电路 及其 工作 方法 | ||
【主权项】:
一种高速数字模拟转换电路,其特征在于它是由两个或两个以上的D/A子系统组成,其中所说的每一个D/A子系统之间采用分段电流陀结构;且每一个D/A子系统均由DAC转换模块、锁存器单元、译码器电路、开关阵列电路、单位电流源阵列电路、二进制加权电流源电路和2个电阻ROUT组成;其中所说的DAC转换模块包括同步输入的12位数字信号端D11‑D0、信号输入端CLK、高5位单位电流源信号IREF1、中间4位的单位电流源信号IREF2、低3位的总电流源信号IREF3;所说的锁存器单元的输入端接收DAC转换芯片的12位数字信号端D12‑D0的信号、信号输入端CLK发出的时钟驱动信号、以及译码器电路的输出信号,其输出端与译码器电路的输入端和开关阵列电路的输入端连接;所说的开关阵列电路的输出端与电流源阵列电路以及二进制加权电流源电路的输入端相连;所说的电流源阵列电路的输入端接收由高5位单位电流源信号IREF1、中间4位的单位电流源信号IREF2、低3位的总电流源信号IREF3发出的电流信号,输出所需要的电流信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津南大强芯半导体芯片设计有限公司,未经天津南大强芯半导体芯片设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010616016.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种管件连接装置
- 下一篇:一种自适应采样率的模数转换器