[发明专利]集成电路下层硬件映射方法、时空图压缩方法及装置有效

专利信息
申请号: 201010620046.5 申请日: 2010-12-31
公开(公告)号: CN102054108A 公开(公告)日: 2011-05-11
发明(设计)人: 王新安;胡子一;安辉耀;王腾;谢峥;张兴;周生明;赵秋奇;马芝;孙亚春 申请(专利权)人: 北京大学深圳研究生院
主分类号: G06F17/50 分类号: G06F17/50
代理公司: 深圳鼎合诚知识产权代理有限公司 44281 代理人: 郭燕
地址: 518055 广东省*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种集成电路下层硬件映射的方法及装置,所述方法包括:程序分析步骤,读取分析程序,匹配出被映射的执行对象和参数对象;数据控制流图生成步骤,将执行对象和参数对象映射成数据控制流图中的相应节点;算子时空图生成步骤,从算子单元库中取出对应的算子单元将数据控制流图展开成算子时空图;时序约束步骤,根据总时序约束对算子时空图的每个层级进行时序约束;时空图压缩步骤,根据时间标注对时空图进行空间上的聚类压缩。本发明还公开了一种时空图的压缩方法及装置,所述方法包括:通过引入控制算子的方式将运算属性相同和/或存储属性相同听算子在空间上进行合并压缩。通过上述方法和装置,提高了集成电路的设计速度。
搜索关键词: 集成电路 下层 硬件 映射 方法 时空 压缩 装置
【主权项】:
一种集成电路下层硬件映射方法,其特征在于,包括:程序分析步骤,用于读取用于描述集成电路算法的计算机语言程序,根据该计算机语言的规则从所述计算机语言程序中匹配出被映射的执行对象和参数对象;数据控制流图生成步骤,用于将匹配出的执行对象和参数对象映射成描述集成电路算法的数据控制流图中的相应节点;算子时空图生成步骤,用于根据数据控制流图中的各节点所进行的功能处理从预先建立的算子单元库中取出对应功能的至少一个算子单元,将数据控制流图转换成由算子单元组成的算子时空图;时序约束步骤,用于根据用户规格要求和目标集成电路工艺的要求确定出总时序约束,对算子时空图中的每个算子单元标注时间,对算子时空图的每个层级进行时序约束;时空图压缩步骤,用于根据时间标注对时空图进行空间上的聚类压缩,并使之总体算法执行时间最接近于总时序约束;下层硬件映射步骤,根据聚类压缩后的时空图生成集成电路下层硬件逻辑描述。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究生院,未经北京大学深圳研究生院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010620046.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top