[实用新型]一种FPGA通信实验装置无效
申请号: | 201020195284.1 | 申请日: | 2010-05-19 |
公开(公告)号: | CN201868009U | 公开(公告)日: | 2011-06-15 |
发明(设计)人: | 聂伟;董少杰;毕金鑫;何心莹;张永杰;王岩嵩 | 申请(专利权)人: | 北京化工大学 |
主分类号: | G09B23/18 | 分类号: | G09B23/18 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100029 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种FPGA通信实验装置,采用模块化设计思想,可实现免连线与用户连线两种工作方式,由模式选择处理单元控制模式选择开关,改变各个模块的工作方式,并在模式选择显示单元上显示工作状态。本装置包括插接实验模块的通用底板、核心模块、信号产生模块、单片机实验模块、计算机接口模块、开关模块、音频模块、A/D和D/A模块、显示模块、数字调制模块、数字解调模块、PCM模块、AMI/HDB3模块;本实用新型具有实验成本低、方便升级和易于扩展等特点,可广泛应用于通信实验系统中。 | ||
搜索关键词: | 一种 fpga 通信 实验 装置 | ||
【主权项】:
一种FPGA通信实验装置,其特征在于,所述装置包括用于通过至少7组64脚插槽插接各实验模块的一个通用底板;所述装置通过模式控制单元控制工作模式;实验模块包括核心模块、信号产生模块、单片机实验模块、计算机接口模块、开关模块、音频模块、A/D和D/A模块、显示模块、数字调制模块、数字解调模块、PCM模块、AMI/HDB3模块,其中:核心模块为FPGA或CPLD核心芯片,本模块由主芯片、存储芯片、电压转换电路、JTAG下载接口、信号线插口组成;信号产生模块生成数字和模拟信源,数字时钟源通过DDS信号产生单元可输出最高100MHZ的任意波型信号,模拟信源可实现幅度、频率可调的正弦信号;单片机实验模块由单片机、RAM芯片、ROM芯片、RS232接口和MAX232串口电压转换芯片以及相应接口组成;计算机接口模块由并口、串口、VGA插口、PS2插口组成,本模块集成各种接口,可以与计算机、键盘、鼠标设备相连;开关模块包括按键开关阵列和拨码开关阵列以及相应接口,本模块实现输出0V或5V的TTL电平;音频模块由麦克放大电路和音频放大电路以及相应接口组成,本模块实现接收、处理、发送音频信号,并通过扬声器发出声音信号;A/D和D/A模块由串行AD/DA、并行AD/DA以及低通滤波和直流电平调节单元组成,本模块实现信号的数模、模数转换以及信号的低通滤波、0V至5V可调直流电平输出;显示模块由液晶、米字管、LED管、七段数码管、16x16点阵以及相应接口组成,本模块实现实验装置的结果显示功能;数字调制模块由2FSK、2ASK和2DPSK调制单元组成,本模块实现数字基带信号的2FSK、2ASK和2DPSK调制功能; 数字解调模块由2FSK、2ASK和2DPSK解调单元组成,本模块实现已调信号的2FSK、2ASK和2DPSK解调功能;PCM模块由PCM编译码芯片TP3057及其外围电路组成,本模块实现信号的PCM编码和译码;AMI/HDB3模块由AMI/HDB3编译码芯片CD22103A及其外围电路组成,本模块实现AMI编译码和HDB3编译码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京化工大学,未经北京化工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201020195284.1/,转载请声明来源钻瓜专利网。
- 上一篇:LED显示屏
- 下一篇:英语示教卡放大演示器