[实用新型]一种基于协处理器的重复数据删除系统有效

专利信息
申请号: 201020537083.5 申请日: 2010-09-21
公开(公告)号: CN201804331U 公开(公告)日: 2011-04-20
发明(设计)人: 刘靖宇;周泽湘;武志民;孙志卓;谭毓安;何广韬 申请(专利权)人: 北京同有飞骥科技股份有限公司
主分类号: G06F15/167 分类号: G06F15/167;G06F9/50
代理公司: 暂无信息 代理人: 暂无信息
地址: 100081 北京市海*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型涉及一种基于协处理器的重复数据删除系统,属于重复数据删除领域。本实用新型包括:CPU、协处理器模块、DRAM、存储设备;协处理器模块内部的命令处理模块、特征值计算模块、查询模块和信息反馈模块依次通过数据线连接;CPU通过数据线同时连接协处理器模块的命令处理模块和信息反馈模块,CPU、协处理器模块的命令处理模块和查找模块同时通过数据线连接DRAM;DRAM连接一个或并联多个的存储设备,且DRAM通过数据线同时与每个存储设备的数据存储区和Hash库连接。本实用新型结构简单,采用廉价的协处理模块代替CPU进行大量重复性复杂计算,有效的提高了CPU的计算速度,从而满足系统需求。
搜索关键词: 一种 基于 处理器 重复 数据 删除 系统
【主权项】:
一种基于协处理器的重复数据删除系统,其特征在于包括:CPU、协处理器模块、DRAM、存储设备;所述存储设备包括数据存储区和Hash库;协处理器模块包括命令处理模块、特征值计算模块、查询模块和信息反馈模块;协处理器模块内部的命令处理模块、特征值计算模块、查询模块和信息反馈模块依次通过数据线连接;CPU通过数据线同时连接协处理器模块的命令处理模块和信息反馈模块,CPU、协处理器模块的命令处理模块和查找模块同时通过数据线连接DRAM;DRAM连接一个或并联多个的存储设备,且DRAM通过数据线同时与每个存储设备的数据存储区和Hash库连接;命令处理模块:主要用于缓存和解释由CPU发来的命令;特征值计算模块:计算待处理数据块的特征值,是该处理器的核心模块;查询模块:根据特征值计算模块的计算结果,在特征值表中查找,确定该数据是否为重复数据;信息反馈模块:将查询模块的查找结果返回给CPU;Hash库内存储数据块的特征值表。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京同有飞骥科技股份有限公司,未经北京同有飞骥科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201020537083.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top