[实用新型]基于FPGA和高精度延迟技术的纳秒数字延时同步机有效
申请号: | 201020635803.1 | 申请日: | 2010-11-30 |
公开(公告)号: | CN201893762U | 公开(公告)日: | 2011-07-06 |
发明(设计)人: | 代刚;马勋;黄斌;贾兴;王浩;叶超;马成刚;任青毅;龙燕;邓明海;曹宁翔;冯宗明;赵娟;李玺钦;于治国;梁川;马军;邓维军;李亚维;黄雷;丁明军;吴红光;冯莉;李巨;李晏敏;王卫;张振涛;谢敏;曹科峰 | 申请(专利权)人: | 中国工程物理研究院流体物理研究所 |
主分类号: | H03K5/13 | 分类号: | H03K5/13 |
代理公司: | 成都九鼎天元知识产权代理有限公司 51214 | 代理人: | 詹永斌;吴彦峰 |
地址: | 621000 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种纳秒数字延时同步机,特别是涉及一种基于FPGA和高精度延迟技术的纳秒数字延时同步机。目的是为了解决物理实验过程中多台仪器设备之间时序同步问题以及多路同步延时调节精度达到1ns的指标,采用一种新型的基于可编程逻辑阵列(FPGA)和高精度可编程延迟芯片相结合的方案设计纳秒数字延时同步机,提高了纳秒数字延时同步机的集成度和延时精度,保证设备之间的时序同步问题。本实用新型技术方案:包括微处理器、外触发电路模块、FPGA控制模块、高精度可编程延迟电路模块、信号放大电路模块,FPGA控制模块包含脉冲成形电路模块、时序控制电路模块、计数延迟电路模块。本实用新型应用于高精度时序同步控制领域。 | ||
搜索关键词: | 基于 fpga 高精度 延迟 技术 数字 延时 同步 | ||
【主权项】:
一种基于FPGA和高精度延迟技术的纳秒数字延时同步机,其特征在于包括微处理器、外触发电路模块、FPGA控制模块、高精度可编程延迟电路模块、信号放大电路模块,FPGA控制模块包含脉冲成形电路模块、时序控制电路模块、技术延迟电路模块,微处理器分别与FPGA控制模块和高精度可编程延迟电路模块相连,时序控制电路模块、计数延迟电路模块、高精度控可编程制模块、信号放大电路模块顺序电连接,外触发电路模块、脉冲成形电路模块、时序控制电路模块输入端顺序电连接,微处理器与高精度可编程延迟电路模块电连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国工程物理研究院流体物理研究所,未经中国工程物理研究院流体物理研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201020635803.1/,转载请声明来源钻瓜专利网。
- 上一篇:公寓门禁系统
- 下一篇:一种教室使用提示系统